Searched refs:PMU_MISC2_REG1_ENABLE_BO_MASK (Results 1 – 12 of 12) sorted by relevance
24194 #define PMU_MISC2_REG1_ENABLE_BO_MASK (0x2000U) macro24196 … (((uint32_t)(((uint32_t)(x)) << PMU_MISC2_REG1_ENABLE_BO_SHIFT)) & PMU_MISC2_REG1_ENABLE_BO_MASK)
26804 #define PMU_MISC2_REG1_ENABLE_BO_MASK (0x2000U) macro26806 … (((uint32_t)(((uint32_t)(x)) << PMU_MISC2_REG1_ENABLE_BO_SHIFT)) & PMU_MISC2_REG1_ENABLE_BO_MASK)
30847 #define PMU_MISC2_REG1_ENABLE_BO_MASK (0x2000U) macro30849 … (((uint32_t)(((uint32_t)(x)) << PMU_MISC2_REG1_ENABLE_BO_SHIFT)) & PMU_MISC2_REG1_ENABLE_BO_MASK)
30868 #define PMU_MISC2_REG1_ENABLE_BO_MASK (0x2000U) macro30870 … (((uint32_t)(((uint32_t)(x)) << PMU_MISC2_REG1_ENABLE_BO_SHIFT)) & PMU_MISC2_REG1_ENABLE_BO_MASK)
32211 #define PMU_MISC2_REG1_ENABLE_BO_MASK (0x2000U) macro32213 … (((uint32_t)(((uint32_t)(x)) << PMU_MISC2_REG1_ENABLE_BO_SHIFT)) & PMU_MISC2_REG1_ENABLE_BO_MASK)
33600 #define PMU_MISC2_REG1_ENABLE_BO_MASK (0x2000U) macro33602 … (((uint32_t)(((uint32_t)(x)) << PMU_MISC2_REG1_ENABLE_BO_SHIFT)) & PMU_MISC2_REG1_ENABLE_BO_MASK)
34918 #define PMU_MISC2_REG1_ENABLE_BO_MASK (0x2000U) macro34920 … (((uint32_t)(((uint32_t)(x)) << PMU_MISC2_REG1_ENABLE_BO_SHIFT)) & PMU_MISC2_REG1_ENABLE_BO_MASK)
35451 #define PMU_MISC2_REG1_ENABLE_BO_MASK (0x2000U) macro35453 … (((uint32_t)(((uint32_t)(x)) << PMU_MISC2_REG1_ENABLE_BO_SHIFT)) & PMU_MISC2_REG1_ENABLE_BO_MASK)
34350 #define PMU_MISC2_REG1_ENABLE_BO_MASK (0x2000U) macro34352 … (((uint32_t)(((uint32_t)(x)) << PMU_MISC2_REG1_ENABLE_BO_SHIFT)) & PMU_MISC2_REG1_ENABLE_BO_MASK)
36992 #define PMU_MISC2_REG1_ENABLE_BO_MASK (0x2000U) macro36994 … (((uint32_t)(((uint32_t)(x)) << PMU_MISC2_REG1_ENABLE_BO_SHIFT)) & PMU_MISC2_REG1_ENABLE_BO_MASK)
36985 #define PMU_MISC2_REG1_ENABLE_BO_MASK (0x2000U) macro36987 … (((uint32_t)(((uint32_t)(x)) << PMU_MISC2_REG1_ENABLE_BO_SHIFT)) & PMU_MISC2_REG1_ENABLE_BO_MASK)
28881 #define PMU_MISC2_REG1_ENABLE_BO_MASK 0x2000u macro