Searched refs:PMU_MISC2_REG0_BO_OFFSET_MASK (Results 1 – 12 of 12) sorted by relevance
24156 #define PMU_MISC2_REG0_BO_OFFSET_MASK (0x7U) macro24162 … (((uint32_t)(((uint32_t)(x)) << PMU_MISC2_REG0_BO_OFFSET_SHIFT)) & PMU_MISC2_REG0_BO_OFFSET_MASK)
26766 #define PMU_MISC2_REG0_BO_OFFSET_MASK (0x7U) macro26772 … (((uint32_t)(((uint32_t)(x)) << PMU_MISC2_REG0_BO_OFFSET_SHIFT)) & PMU_MISC2_REG0_BO_OFFSET_MASK)
30809 #define PMU_MISC2_REG0_BO_OFFSET_MASK (0x7U) macro30815 … (((uint32_t)(((uint32_t)(x)) << PMU_MISC2_REG0_BO_OFFSET_SHIFT)) & PMU_MISC2_REG0_BO_OFFSET_MASK)
30830 #define PMU_MISC2_REG0_BO_OFFSET_MASK (0x7U) macro30836 … (((uint32_t)(((uint32_t)(x)) << PMU_MISC2_REG0_BO_OFFSET_SHIFT)) & PMU_MISC2_REG0_BO_OFFSET_MASK)
32173 #define PMU_MISC2_REG0_BO_OFFSET_MASK (0x7U) macro32179 … (((uint32_t)(((uint32_t)(x)) << PMU_MISC2_REG0_BO_OFFSET_SHIFT)) & PMU_MISC2_REG0_BO_OFFSET_MASK)
33562 #define PMU_MISC2_REG0_BO_OFFSET_MASK (0x7U) macro33568 … (((uint32_t)(((uint32_t)(x)) << PMU_MISC2_REG0_BO_OFFSET_SHIFT)) & PMU_MISC2_REG0_BO_OFFSET_MASK)
34880 #define PMU_MISC2_REG0_BO_OFFSET_MASK (0x7U) macro34886 … (((uint32_t)(((uint32_t)(x)) << PMU_MISC2_REG0_BO_OFFSET_SHIFT)) & PMU_MISC2_REG0_BO_OFFSET_MASK)
35413 #define PMU_MISC2_REG0_BO_OFFSET_MASK (0x7U) macro35419 … (((uint32_t)(((uint32_t)(x)) << PMU_MISC2_REG0_BO_OFFSET_SHIFT)) & PMU_MISC2_REG0_BO_OFFSET_MASK)
34312 #define PMU_MISC2_REG0_BO_OFFSET_MASK (0x7U) macro34318 … (((uint32_t)(((uint32_t)(x)) << PMU_MISC2_REG0_BO_OFFSET_SHIFT)) & PMU_MISC2_REG0_BO_OFFSET_MASK)
36954 #define PMU_MISC2_REG0_BO_OFFSET_MASK (0x7U) macro36960 … (((uint32_t)(((uint32_t)(x)) << PMU_MISC2_REG0_BO_OFFSET_SHIFT)) & PMU_MISC2_REG0_BO_OFFSET_MASK)
36947 #define PMU_MISC2_REG0_BO_OFFSET_MASK (0x7U) macro36953 … (((uint32_t)(((uint32_t)(x)) << PMU_MISC2_REG0_BO_OFFSET_SHIFT)) & PMU_MISC2_REG0_BO_OFFSET_MASK)
28867 #define PMU_MISC2_REG0_BO_OFFSET_MASK 0x7u macro28869 … (((uint32_t)(((uint32_t)(x))<<PMU_MISC2_REG0_BO_OFFSET_SHIFT))&PMU_MISC2_REG0_BO_OFFSET_MASK)