Searched refs:PMU_MISC2_CLR_REG2_OK_MASK (Results 1 – 12 of 12) sorted by relevance
24446 #define PMU_MISC2_CLR_REG2_OK_MASK (0x400000U) macro24448 … (((uint32_t)(((uint32_t)(x)) << PMU_MISC2_CLR_REG2_OK_SHIFT)) & PMU_MISC2_CLR_REG2_OK_MASK)
27056 #define PMU_MISC2_CLR_REG2_OK_MASK (0x400000U) macro27058 … (((uint32_t)(((uint32_t)(x)) << PMU_MISC2_CLR_REG2_OK_SHIFT)) & PMU_MISC2_CLR_REG2_OK_MASK)
31099 #define PMU_MISC2_CLR_REG2_OK_MASK (0x400000U) macro31101 … (((uint32_t)(((uint32_t)(x)) << PMU_MISC2_CLR_REG2_OK_SHIFT)) & PMU_MISC2_CLR_REG2_OK_MASK)
31120 #define PMU_MISC2_CLR_REG2_OK_MASK (0x400000U) macro31122 … (((uint32_t)(((uint32_t)(x)) << PMU_MISC2_CLR_REG2_OK_SHIFT)) & PMU_MISC2_CLR_REG2_OK_MASK)
32483 #define PMU_MISC2_CLR_REG2_OK_MASK (0x400000U) macro32485 … (((uint32_t)(((uint32_t)(x)) << PMU_MISC2_CLR_REG2_OK_SHIFT)) & PMU_MISC2_CLR_REG2_OK_MASK)
33872 #define PMU_MISC2_CLR_REG2_OK_MASK (0x400000U) macro33874 … (((uint32_t)(((uint32_t)(x)) << PMU_MISC2_CLR_REG2_OK_SHIFT)) & PMU_MISC2_CLR_REG2_OK_MASK)
35190 #define PMU_MISC2_CLR_REG2_OK_MASK (0x400000U) macro35192 … (((uint32_t)(((uint32_t)(x)) << PMU_MISC2_CLR_REG2_OK_SHIFT)) & PMU_MISC2_CLR_REG2_OK_MASK)
35723 #define PMU_MISC2_CLR_REG2_OK_MASK (0x400000U) macro35725 … (((uint32_t)(((uint32_t)(x)) << PMU_MISC2_CLR_REG2_OK_SHIFT)) & PMU_MISC2_CLR_REG2_OK_MASK)
34622 #define PMU_MISC2_CLR_REG2_OK_MASK (0x400000U) macro34624 … (((uint32_t)(((uint32_t)(x)) << PMU_MISC2_CLR_REG2_OK_SHIFT)) & PMU_MISC2_CLR_REG2_OK_MASK)
37264 #define PMU_MISC2_CLR_REG2_OK_MASK (0x400000U) macro37266 … (((uint32_t)(((uint32_t)(x)) << PMU_MISC2_CLR_REG2_OK_SHIFT)) & PMU_MISC2_CLR_REG2_OK_MASK)
37257 #define PMU_MISC2_CLR_REG2_OK_MASK (0x400000U) macro37259 … (((uint32_t)(((uint32_t)(x)) << PMU_MISC2_CLR_REG2_OK_SHIFT)) & PMU_MISC2_CLR_REG2_OK_MASK)
28976 #define PMU_MISC2_CLR_REG2_OK_MASK 0x400000u macro