Home
last modified time | relevance | path

Searched refs:PMU_MISC1_CLR_LVDSCLK1_IBEN_MASK (Results 1 – 8 of 8) sorted by relevance

/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1051/
DMIMXRT1051.h32036 #define PMU_MISC1_CLR_LVDSCLK1_IBEN_MASK (0x1000U) macro
32038 …int32_t)(((uint32_t)(x)) << PMU_MISC1_CLR_LVDSCLK1_IBEN_SHIFT)) & PMU_MISC1_CLR_LVDSCLK1_IBEN_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1041/
DMIMXRT1041.h33427 #define PMU_MISC1_CLR_LVDSCLK1_IBEN_MASK (0x1000U) macro
33429 …int32_t)(((uint32_t)(x)) << PMU_MISC1_CLR_LVDSCLK1_IBEN_SHIFT)) & PMU_MISC1_CLR_LVDSCLK1_IBEN_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1052/
DMIMXRT1052.h34743 #define PMU_MISC1_CLR_LVDSCLK1_IBEN_MASK (0x1000U) macro
34745 …int32_t)(((uint32_t)(x)) << PMU_MISC1_CLR_LVDSCLK1_IBEN_SHIFT)) & PMU_MISC1_CLR_LVDSCLK1_IBEN_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1042/
DMIMXRT1042.h35278 #define PMU_MISC1_CLR_LVDSCLK1_IBEN_MASK (0x1000U) macro
35280 …int32_t)(((uint32_t)(x)) << PMU_MISC1_CLR_LVDSCLK1_IBEN_SHIFT)) & PMU_MISC1_CLR_LVDSCLK1_IBEN_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1061/
DMIMXRT1061.h34175 #define PMU_MISC1_CLR_LVDSCLK1_IBEN_MASK (0x1000U) macro
34177 …int32_t)(((uint32_t)(x)) << PMU_MISC1_CLR_LVDSCLK1_IBEN_SHIFT)) & PMU_MISC1_CLR_LVDSCLK1_IBEN_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1064/
DMIMXRT1064.h36817 #define PMU_MISC1_CLR_LVDSCLK1_IBEN_MASK (0x1000U) macro
36819 …int32_t)(((uint32_t)(x)) << PMU_MISC1_CLR_LVDSCLK1_IBEN_SHIFT)) & PMU_MISC1_CLR_LVDSCLK1_IBEN_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1062/
DMIMXRT1062.h36810 #define PMU_MISC1_CLR_LVDSCLK1_IBEN_MASK (0x1000U) macro
36812 …int32_t)(((uint32_t)(x)) << PMU_MISC1_CLR_LVDSCLK1_IBEN_SHIFT)) & PMU_MISC1_CLR_LVDSCLK1_IBEN_MASK)
/hal_nxp-latest/imx/devices/MCIMX6X/
DMCIMX6X_M4.h28819 #define PMU_MISC1_CLR_LVDSCLK1_IBEN_MASK 0x1000u macro