Searched refs:MMDVSQ_CSR_REM_MASK (Results 1 – 12 of 12) sorted by relevance
36 temp &= ~(MMDVSQ_CSR_USGN_MASK | MMDVSQ_CSR_REM_MASK); in MMDVSQ_GetDivideRemainder()68 temp &= ~(MMDVSQ_CSR_USGN_MASK | MMDVSQ_CSR_REM_MASK); in MMDVSQ_GetDivideQuotient()
6142 #define MMDVSQ_CSR_REM_MASK (0x4U) macro6148 … (((uint32_t)(((uint32_t)(x)) << MMDVSQ_CSR_REM_SHIFT)) & MMDVSQ_CSR_REM_MASK)
6764 #define MMDVSQ_CSR_REM_MASK (0x4U) macro6770 … (((uint32_t)(((uint32_t)(x)) << MMDVSQ_CSR_REM_SHIFT)) & MMDVSQ_CSR_REM_MASK)
6765 #define MMDVSQ_CSR_REM_MASK (0x4U) macro6771 … (((uint32_t)(((uint32_t)(x)) << MMDVSQ_CSR_REM_SHIFT)) & MMDVSQ_CSR_REM_MASK)
6916 #define MMDVSQ_CSR_REM_MASK (0x4U) macro6922 … (((uint32_t)(((uint32_t)(x)) << MMDVSQ_CSR_REM_SHIFT)) & MMDVSQ_CSR_REM_MASK)
6763 #define MMDVSQ_CSR_REM_MASK (0x4U) macro6769 … (((uint32_t)(((uint32_t)(x)) << MMDVSQ_CSR_REM_SHIFT)) & MMDVSQ_CSR_REM_MASK)
7704 #define MMDVSQ_CSR_REM_MASK (0x4U) macro7710 … (((uint32_t)(((uint32_t)(x)) << MMDVSQ_CSR_REM_SHIFT)) & MMDVSQ_CSR_REM_MASK)
9321 #define MMDVSQ_CSR_REM_MASK (0x4U) macro9327 … (((uint32_t)(((uint32_t)(x)) << MMDVSQ_CSR_REM_SHIFT)) & MMDVSQ_CSR_REM_MASK)
9323 #define MMDVSQ_CSR_REM_MASK (0x4U) macro9329 … (((uint32_t)(((uint32_t)(x)) << MMDVSQ_CSR_REM_SHIFT)) & MMDVSQ_CSR_REM_MASK)
11122 #define MMDVSQ_CSR_REM_MASK (0x4U) macro11128 … (((uint32_t)(((uint32_t)(x)) << MMDVSQ_CSR_REM_SHIFT)) & MMDVSQ_CSR_REM_MASK)
13979 #define MMDVSQ_CSR_REM_MASK (0x4U) macro13985 … (((uint32_t)(((uint32_t)(x)) << MMDVSQ_CSR_REM_SHIFT)) & MMDVSQ_CSR_REM_MASK)