Searched refs:MMDVSQ_CSR_DZE_MASK (Results 1 – 12 of 12) sorted by relevance
163 base->CSR |= MMDVSQ_CSR_DZE_MASK; in MMDVSQ_SetDivideByZeroConfig()167 base->CSR &= ~MMDVSQ_CSR_DZE_MASK; in MMDVSQ_SetDivideByZeroConfig()
6149 #define MMDVSQ_CSR_DZE_MASK (0x8U) macro6155 … (((uint32_t)(((uint32_t)(x)) << MMDVSQ_CSR_DZE_SHIFT)) & MMDVSQ_CSR_DZE_MASK)
6771 #define MMDVSQ_CSR_DZE_MASK (0x8U) macro6777 … (((uint32_t)(((uint32_t)(x)) << MMDVSQ_CSR_DZE_SHIFT)) & MMDVSQ_CSR_DZE_MASK)
6772 #define MMDVSQ_CSR_DZE_MASK (0x8U) macro6778 … (((uint32_t)(((uint32_t)(x)) << MMDVSQ_CSR_DZE_SHIFT)) & MMDVSQ_CSR_DZE_MASK)
6923 #define MMDVSQ_CSR_DZE_MASK (0x8U) macro6929 … (((uint32_t)(((uint32_t)(x)) << MMDVSQ_CSR_DZE_SHIFT)) & MMDVSQ_CSR_DZE_MASK)
6770 #define MMDVSQ_CSR_DZE_MASK (0x8U) macro6776 … (((uint32_t)(((uint32_t)(x)) << MMDVSQ_CSR_DZE_SHIFT)) & MMDVSQ_CSR_DZE_MASK)
7711 #define MMDVSQ_CSR_DZE_MASK (0x8U) macro7717 … (((uint32_t)(((uint32_t)(x)) << MMDVSQ_CSR_DZE_SHIFT)) & MMDVSQ_CSR_DZE_MASK)
9328 #define MMDVSQ_CSR_DZE_MASK (0x8U) macro9334 … (((uint32_t)(((uint32_t)(x)) << MMDVSQ_CSR_DZE_SHIFT)) & MMDVSQ_CSR_DZE_MASK)
9330 #define MMDVSQ_CSR_DZE_MASK (0x8U) macro9336 … (((uint32_t)(((uint32_t)(x)) << MMDVSQ_CSR_DZE_SHIFT)) & MMDVSQ_CSR_DZE_MASK)
11130 #define MMDVSQ_CSR_DZE_MASK (0x8U) macro11136 … (((uint32_t)(((uint32_t)(x)) << MMDVSQ_CSR_DZE_SHIFT)) & MMDVSQ_CSR_DZE_MASK)
13987 #define MMDVSQ_CSR_DZE_MASK (0x8U) macro13993 … (((uint32_t)(((uint32_t)(x)) << MMDVSQ_CSR_DZE_SHIFT)) & MMDVSQ_CSR_DZE_MASK)