Home
last modified time | relevance | path

Searched refs:LPSPI_CFGR1_AUTOPCS_MASK (Results 1 – 25 of 130) sorted by relevance

123456

/hal_nxp-latest/s32/drivers/s32k1/BaseNXP/header/
DS32K116_LPSPI.h335 #define LPSPI_CFGR1_AUTOPCS_MASK (0x4U) macro
338 … (((uint32_t)(((uint32_t)(x)) << LPSPI_CFGR1_AUTOPCS_SHIFT)) & LPSPI_CFGR1_AUTOPCS_MASK)
DS32K148_LPSPI.h343 #define LPSPI_CFGR1_AUTOPCS_MASK (0x4U) macro
346 … (((uint32_t)(((uint32_t)(x)) << LPSPI_CFGR1_AUTOPCS_SHIFT)) & LPSPI_CFGR1_AUTOPCS_MASK)
DS32K118_LPSPI.h339 #define LPSPI_CFGR1_AUTOPCS_MASK (0x4U) macro
342 … (((uint32_t)(((uint32_t)(x)) << LPSPI_CFGR1_AUTOPCS_SHIFT)) & LPSPI_CFGR1_AUTOPCS_MASK)
DS32K144_LPSPI.h343 #define LPSPI_CFGR1_AUTOPCS_MASK (0x4U) macro
346 … (((uint32_t)(((uint32_t)(x)) << LPSPI_CFGR1_AUTOPCS_SHIFT)) & LPSPI_CFGR1_AUTOPCS_MASK)
DS32K146_LPSPI.h343 #define LPSPI_CFGR1_AUTOPCS_MASK (0x4U) macro
346 … (((uint32_t)(((uint32_t)(x)) << LPSPI_CFGR1_AUTOPCS_SHIFT)) & LPSPI_CFGR1_AUTOPCS_MASK)
DS32K142W_LPSPI.h343 #define LPSPI_CFGR1_AUTOPCS_MASK (0x4U) macro
346 … (((uint32_t)(((uint32_t)(x)) << LPSPI_CFGR1_AUTOPCS_SHIFT)) & LPSPI_CFGR1_AUTOPCS_MASK)
DS32K142_LPSPI.h339 #define LPSPI_CFGR1_AUTOPCS_MASK (0x4U) macro
342 … (((uint32_t)(((uint32_t)(x)) << LPSPI_CFGR1_AUTOPCS_SHIFT)) & LPSPI_CFGR1_AUTOPCS_MASK)
DS32K144W_LPSPI.h343 #define LPSPI_CFGR1_AUTOPCS_MASK (0x4U) macro
346 … (((uint32_t)(((uint32_t)(x)) << LPSPI_CFGR1_AUTOPCS_SHIFT)) & LPSPI_CFGR1_AUTOPCS_MASK)
/hal_nxp-latest/s32/drivers/s32k3/BaseNXP/header/
DS32K344_LPSPI.h370 #define LPSPI_CFGR1_AUTOPCS_MASK (0x4U) macro
373 … (((uint32_t)(((uint32_t)(x)) << LPSPI_CFGR1_AUTOPCS_SHIFT)) & LPSPI_CFGR1_AUTOPCS_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKE14Z4/
DMKE14Z4.h5207 #define LPSPI_CFGR1_AUTOPCS_MASK (0x4U) macro
5213 … (((uint32_t)(((uint32_t)(x)) << LPSPI_CFGR1_AUTOPCS_SHIFT)) & LPSPI_CFGR1_AUTOPCS_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKE15Z4/
DMKE15Z4.h5208 #define LPSPI_CFGR1_AUTOPCS_MASK (0x4U) macro
5214 … (((uint32_t)(((uint32_t)(x)) << LPSPI_CFGR1_AUTOPCS_SHIFT)) & LPSPI_CFGR1_AUTOPCS_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKE16Z4/
DMKE16Z4.h5206 #define LPSPI_CFGR1_AUTOPCS_MASK (0x4U) macro
5212 … (((uint32_t)(((uint32_t)(x)) << LPSPI_CFGR1_AUTOPCS_SHIFT)) & LPSPI_CFGR1_AUTOPCS_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKE12Z7/
DMKE12Z7.h8233 #define LPSPI_CFGR1_AUTOPCS_MASK (0x4U) macro
8239 … (((uint32_t)(((uint32_t)(x)) << LPSPI_CFGR1_AUTOPCS_SHIFT)) & LPSPI_CFGR1_AUTOPCS_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKE12Z9/
DMKE12Z9.h8121 #define LPSPI_CFGR1_AUTOPCS_MASK (0x4U) macro
8127 … (((uint32_t)(((uint32_t)(x)) << LPSPI_CFGR1_AUTOPCS_SHIFT)) & LPSPI_CFGR1_AUTOPCS_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKE17Z7/
DMKE17Z7.h8237 #define LPSPI_CFGR1_AUTOPCS_MASK (0x4U) macro
8243 … (((uint32_t)(((uint32_t)(x)) << LPSPI_CFGR1_AUTOPCS_SHIFT)) & LPSPI_CFGR1_AUTOPCS_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKE13Z7/
DMKE13Z7.h8235 #define LPSPI_CFGR1_AUTOPCS_MASK (0x4U) macro
8241 … (((uint32_t)(((uint32_t)(x)) << LPSPI_CFGR1_AUTOPCS_SHIFT)) & LPSPI_CFGR1_AUTOPCS_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKE14Z7/
DMKE14Z7.h7771 #define LPSPI_CFGR1_AUTOPCS_MASK (0x4U) macro
7777 … (((uint32_t)(((uint32_t)(x)) << LPSPI_CFGR1_AUTOPCS_SHIFT)) & LPSPI_CFGR1_AUTOPCS_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKE17Z9/
DMKE17Z9.h8123 #define LPSPI_CFGR1_AUTOPCS_MASK (0x4U) macro
8129 … (((uint32_t)(((uint32_t)(x)) << LPSPI_CFGR1_AUTOPCS_SHIFT)) & LPSPI_CFGR1_AUTOPCS_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKE15Z7/
DMKE15Z7.h7773 #define LPSPI_CFGR1_AUTOPCS_MASK (0x4U) macro
7779 … (((uint32_t)(((uint32_t)(x)) << LPSPI_CFGR1_AUTOPCS_SHIFT)) & LPSPI_CFGR1_AUTOPCS_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKE13Z9/
DMKE13Z9.h8122 #define LPSPI_CFGR1_AUTOPCS_MASK (0x4U) macro
8128 … (((uint32_t)(((uint32_t)(x)) << LPSPI_CFGR1_AUTOPCS_SHIFT)) & LPSPI_CFGR1_AUTOPCS_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKE14F16/
DMKE14F16.h10417 #define LPSPI_CFGR1_AUTOPCS_MASK (0x4U) macro
10423 … (((uint32_t)(((uint32_t)(x)) << LPSPI_CFGR1_AUTOPCS_SHIFT)) & LPSPI_CFGR1_AUTOPCS_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/K32L2A41A/
DK32L2A41A.h9460 #define LPSPI_CFGR1_AUTOPCS_MASK (0x4U) macro
9466 … (((uint32_t)(((uint32_t)(x)) << LPSPI_CFGR1_AUTOPCS_SHIFT)) & LPSPI_CFGR1_AUTOPCS_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/K32L2A31A/
DK32L2A31A.h9460 #define LPSPI_CFGR1_AUTOPCS_MASK (0x4U) macro
9466 … (((uint32_t)(((uint32_t)(x)) << LPSPI_CFGR1_AUTOPCS_SHIFT)) & LPSPI_CFGR1_AUTOPCS_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKE18F16/
DMKE18F16.h11421 #define LPSPI_CFGR1_AUTOPCS_MASK (0x4U) macro
11427 … (((uint32_t)(((uint32_t)(x)) << LPSPI_CFGR1_AUTOPCS_SHIFT)) & LPSPI_CFGR1_AUTOPCS_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKE16F16/
DMKE16F16.h11416 #define LPSPI_CFGR1_AUTOPCS_MASK (0x4U) macro
11422 … (((uint32_t)(((uint32_t)(x)) << LPSPI_CFGR1_AUTOPCS_SHIFT)) & LPSPI_CFGR1_AUTOPCS_MASK)

123456