Home
last modified time | relevance | path

Searched refs:IRIS_MVPL_MATRIX0_BLUE1_A34_MASK (Results 1 – 13 of 13) sorted by relevance

/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8QM6/
DMIMX8QM6_cm4_core1.h65097 #define IRIS_MVPL_MATRIX0_BLUE1_A34_MASK (0x1FFF0000U) macro
65101 …int32_t)(((uint32_t)(x)) << IRIS_MVPL_MATRIX0_BLUE1_A34_SHIFT)) & IRIS_MVPL_MATRIX0_BLUE1_A34_MASK)
DMIMX8QM6_cm4_core0.h65097 #define IRIS_MVPL_MATRIX0_BLUE1_A34_MASK (0x1FFF0000U) macro
65101 …int32_t)(((uint32_t)(x)) << IRIS_MVPL_MATRIX0_BLUE1_A34_SHIFT)) & IRIS_MVPL_MATRIX0_BLUE1_A34_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8QX3/
DMIMX8QX3_cm4.h88845 #define IRIS_MVPL_MATRIX0_BLUE1_A34_MASK (0x1FFF0000U) macro
88849 …int32_t)(((uint32_t)(x)) << IRIS_MVPL_MATRIX0_BLUE1_A34_SHIFT)) & IRIS_MVPL_MATRIX0_BLUE1_A34_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8DX4/
DMIMX8DX4_cm4.h88845 #define IRIS_MVPL_MATRIX0_BLUE1_A34_MASK (0x1FFF0000U) macro
88849 …int32_t)(((uint32_t)(x)) << IRIS_MVPL_MATRIX0_BLUE1_A34_SHIFT)) & IRIS_MVPL_MATRIX0_BLUE1_A34_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8DX3/
DMIMX8DX3_cm4.h88845 #define IRIS_MVPL_MATRIX0_BLUE1_A34_MASK (0x1FFF0000U) macro
88849 …int32_t)(((uint32_t)(x)) << IRIS_MVPL_MATRIX0_BLUE1_A34_SHIFT)) & IRIS_MVPL_MATRIX0_BLUE1_A34_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8QX6/
DMIMX8QX6_dsp.h91901 #define IRIS_MVPL_MATRIX0_BLUE1_A34_MASK (0x1FFF0000U) macro
91904 …int32_t)(((uint32_t)(x)) << IRIS_MVPL_MATRIX0_BLUE1_A34_SHIFT)) & IRIS_MVPL_MATRIX0_BLUE1_A34_MASK)
DMIMX8QX6_cm4.h88847 #define IRIS_MVPL_MATRIX0_BLUE1_A34_MASK (0x1FFF0000U) macro
88851 …int32_t)(((uint32_t)(x)) << IRIS_MVPL_MATRIX0_BLUE1_A34_SHIFT)) & IRIS_MVPL_MATRIX0_BLUE1_A34_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8DX6/
DMIMX8DX6_cm4.h88847 #define IRIS_MVPL_MATRIX0_BLUE1_A34_MASK (0x1FFF0000U) macro
88851 …int32_t)(((uint32_t)(x)) << IRIS_MVPL_MATRIX0_BLUE1_A34_SHIFT)) & IRIS_MVPL_MATRIX0_BLUE1_A34_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8QX5/
DMIMX8QX5_cm4.h88846 #define IRIS_MVPL_MATRIX0_BLUE1_A34_MASK (0x1FFF0000U) macro
88850 …int32_t)(((uint32_t)(x)) << IRIS_MVPL_MATRIX0_BLUE1_A34_SHIFT)) & IRIS_MVPL_MATRIX0_BLUE1_A34_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8DX5/
DMIMX8DX5_cm4.h88847 #define IRIS_MVPL_MATRIX0_BLUE1_A34_MASK (0x1FFF0000U) macro
88851 …int32_t)(((uint32_t)(x)) << IRIS_MVPL_MATRIX0_BLUE1_A34_SHIFT)) & IRIS_MVPL_MATRIX0_BLUE1_A34_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8UX6/
DMIMX8UX6_cm4.h88848 #define IRIS_MVPL_MATRIX0_BLUE1_A34_MASK (0x1FFF0000U) macro
88852 …int32_t)(((uint32_t)(x)) << IRIS_MVPL_MATRIX0_BLUE1_A34_SHIFT)) & IRIS_MVPL_MATRIX0_BLUE1_A34_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8UX5/
DMIMX8UX5_cm4.h88848 #define IRIS_MVPL_MATRIX0_BLUE1_A34_MASK (0x1FFF0000U) macro
88852 …int32_t)(((uint32_t)(x)) << IRIS_MVPL_MATRIX0_BLUE1_A34_SHIFT)) & IRIS_MVPL_MATRIX0_BLUE1_A34_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8QX4/
DMIMX8QX4_cm4.h88844 #define IRIS_MVPL_MATRIX0_BLUE1_A34_MASK (0x1FFF0000U) macro
88848 …int32_t)(((uint32_t)(x)) << IRIS_MVPL_MATRIX0_BLUE1_A34_SHIFT)) & IRIS_MVPL_MATRIX0_BLUE1_A34_MASK)