Home
last modified time | relevance | path

Searched refs:IRIS_MVPL_FETCHDECODE_CLIPWINDOWOFFSET0_7_ClipWindowXOffset0_MASK (Results 1 – 13 of 13) sorted by relevance

/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8QM6/
DMIMX8QM6_cm4_core1.h59255 #define IRIS_MVPL_FETCHDECODE_CLIPWINDOWOFFSET0_7_ClipWindowXOffset0_MASK (0x7FFFU) macro
59259 …INDOWOFFSET0_7_ClipWindowXOffset0_SHIFT)) & IRIS_MVPL_FETCHDECODE_CLIPWINDOWOFFSET0_7_ClipWindowXO…
DMIMX8QM6_cm4_core0.h59255 #define IRIS_MVPL_FETCHDECODE_CLIPWINDOWOFFSET0_7_ClipWindowXOffset0_MASK (0x7FFFU) macro
59259 …INDOWOFFSET0_7_ClipWindowXOffset0_SHIFT)) & IRIS_MVPL_FETCHDECODE_CLIPWINDOWOFFSET0_7_ClipWindowXO…
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8QX3/
DMIMX8QX3_cm4.h83003 #define IRIS_MVPL_FETCHDECODE_CLIPWINDOWOFFSET0_7_ClipWindowXOffset0_MASK (0x7FFFU) macro
83007 …INDOWOFFSET0_7_ClipWindowXOffset0_SHIFT)) & IRIS_MVPL_FETCHDECODE_CLIPWINDOWOFFSET0_7_ClipWindowXO…
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8DX4/
DMIMX8DX4_cm4.h83003 #define IRIS_MVPL_FETCHDECODE_CLIPWINDOWOFFSET0_7_ClipWindowXOffset0_MASK (0x7FFFU) macro
83007 …INDOWOFFSET0_7_ClipWindowXOffset0_SHIFT)) & IRIS_MVPL_FETCHDECODE_CLIPWINDOWOFFSET0_7_ClipWindowXO…
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8DX3/
DMIMX8DX3_cm4.h83003 #define IRIS_MVPL_FETCHDECODE_CLIPWINDOWOFFSET0_7_ClipWindowXOffset0_MASK (0x7FFFU) macro
83007 …INDOWOFFSET0_7_ClipWindowXOffset0_SHIFT)) & IRIS_MVPL_FETCHDECODE_CLIPWINDOWOFFSET0_7_ClipWindowXO…
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8QX6/
DMIMX8QX6_dsp.h85834 #define IRIS_MVPL_FETCHDECODE_CLIPWINDOWOFFSET0_7_ClipWindowXOffset0_MASK (0x7FFFU) macro
85837 …INDOWOFFSET0_7_ClipWindowXOffset0_SHIFT)) & IRIS_MVPL_FETCHDECODE_CLIPWINDOWOFFSET0_7_ClipWindowXO…
DMIMX8QX6_cm4.h83005 #define IRIS_MVPL_FETCHDECODE_CLIPWINDOWOFFSET0_7_ClipWindowXOffset0_MASK (0x7FFFU) macro
83009 …INDOWOFFSET0_7_ClipWindowXOffset0_SHIFT)) & IRIS_MVPL_FETCHDECODE_CLIPWINDOWOFFSET0_7_ClipWindowXO…
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8DX6/
DMIMX8DX6_cm4.h83005 #define IRIS_MVPL_FETCHDECODE_CLIPWINDOWOFFSET0_7_ClipWindowXOffset0_MASK (0x7FFFU) macro
83009 …INDOWOFFSET0_7_ClipWindowXOffset0_SHIFT)) & IRIS_MVPL_FETCHDECODE_CLIPWINDOWOFFSET0_7_ClipWindowXO…
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8QX5/
DMIMX8QX5_cm4.h83004 #define IRIS_MVPL_FETCHDECODE_CLIPWINDOWOFFSET0_7_ClipWindowXOffset0_MASK (0x7FFFU) macro
83008 …INDOWOFFSET0_7_ClipWindowXOffset0_SHIFT)) & IRIS_MVPL_FETCHDECODE_CLIPWINDOWOFFSET0_7_ClipWindowXO…
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8DX5/
DMIMX8DX5_cm4.h83005 #define IRIS_MVPL_FETCHDECODE_CLIPWINDOWOFFSET0_7_ClipWindowXOffset0_MASK (0x7FFFU) macro
83009 …INDOWOFFSET0_7_ClipWindowXOffset0_SHIFT)) & IRIS_MVPL_FETCHDECODE_CLIPWINDOWOFFSET0_7_ClipWindowXO…
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8UX6/
DMIMX8UX6_cm4.h83006 #define IRIS_MVPL_FETCHDECODE_CLIPWINDOWOFFSET0_7_ClipWindowXOffset0_MASK (0x7FFFU) macro
83010 …INDOWOFFSET0_7_ClipWindowXOffset0_SHIFT)) & IRIS_MVPL_FETCHDECODE_CLIPWINDOWOFFSET0_7_ClipWindowXO…
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8UX5/
DMIMX8UX5_cm4.h83006 #define IRIS_MVPL_FETCHDECODE_CLIPWINDOWOFFSET0_7_ClipWindowXOffset0_MASK (0x7FFFU) macro
83010 …INDOWOFFSET0_7_ClipWindowXOffset0_SHIFT)) & IRIS_MVPL_FETCHDECODE_CLIPWINDOWOFFSET0_7_ClipWindowXO…
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8QX4/
DMIMX8QX4_cm4.h83002 #define IRIS_MVPL_FETCHDECODE_CLIPWINDOWOFFSET0_7_ClipWindowXOffset0_MASK (0x7FFFU) macro
83006 …INDOWOFFSET0_7_ClipWindowXOffset0_SHIFT)) & IRIS_MVPL_FETCHDECODE_CLIPWINDOWOFFSET0_7_ClipWindowXO…