Home
last modified time | relevance | path

Searched refs:IOPCTL_PIO_PUPDSEL_MASK (Results 1 – 10 of 10) sorted by relevance

/hal_nxp-latest/mcux/mcux-sdk/boards/evkmimxrt685/
Dboard.c437 IOPCTL->PIO[1][11] |= IOPCTL_PIO_PUPDENA_MASK | IOPCTL_PIO_PUPDSEL_MASK; in BOARD_SetDeepSleepPinConfig()
438 IOPCTL->PIO[1][12] |= IOPCTL_PIO_PUPDENA_MASK | IOPCTL_PIO_PUPDSEL_MASK; in BOARD_SetDeepSleepPinConfig()
439 IOPCTL->PIO[1][13] |= IOPCTL_PIO_PUPDENA_MASK | IOPCTL_PIO_PUPDSEL_MASK; in BOARD_SetDeepSleepPinConfig()
440 IOPCTL->PIO[1][14] |= IOPCTL_PIO_PUPDENA_MASK | IOPCTL_PIO_PUPDSEL_MASK; in BOARD_SetDeepSleepPinConfig()
441 IOPCTL->PIO[2][17] |= IOPCTL_PIO_PUPDENA_MASK | IOPCTL_PIO_PUPDSEL_MASK; in BOARD_SetDeepSleepPinConfig()
442 IOPCTL->PIO[2][18] |= IOPCTL_PIO_PUPDENA_MASK | IOPCTL_PIO_PUPDSEL_MASK; in BOARD_SetDeepSleepPinConfig()
443 IOPCTL->PIO[2][22] |= IOPCTL_PIO_PUPDENA_MASK | IOPCTL_PIO_PUPDSEL_MASK; in BOARD_SetDeepSleepPinConfig()
444 IOPCTL->PIO[2][23] |= IOPCTL_PIO_PUPDENA_MASK | IOPCTL_PIO_PUPDSEL_MASK; in BOARD_SetDeepSleepPinConfig()
/hal_nxp-latest/mcux/mcux-sdk/boards/evkmimxrt595/
Dboard.c456 IOPCTL->PIO[1][20] |= IOPCTL_PIO_PUPDENA_MASK | IOPCTL_PIO_PUPDSEL_MASK; in BOARD_SetDeepSleepPinConfig()
457 IOPCTL->PIO[1][21] |= IOPCTL_PIO_PUPDENA_MASK | IOPCTL_PIO_PUPDSEL_MASK; in BOARD_SetDeepSleepPinConfig()
458 IOPCTL->PIO[1][22] |= IOPCTL_PIO_PUPDENA_MASK | IOPCTL_PIO_PUPDSEL_MASK; in BOARD_SetDeepSleepPinConfig()
459 IOPCTL->PIO[1][23] |= IOPCTL_PIO_PUPDENA_MASK | IOPCTL_PIO_PUPDSEL_MASK; in BOARD_SetDeepSleepPinConfig()
460 IOPCTL->PIO[1][24] |= IOPCTL_PIO_PUPDENA_MASK | IOPCTL_PIO_PUPDSEL_MASK; in BOARD_SetDeepSleepPinConfig()
461 IOPCTL->PIO[1][25] |= IOPCTL_PIO_PUPDENA_MASK | IOPCTL_PIO_PUPDSEL_MASK; in BOARD_SetDeepSleepPinConfig()
462 IOPCTL->PIO[1][26] |= IOPCTL_PIO_PUPDENA_MASK | IOPCTL_PIO_PUPDSEL_MASK; in BOARD_SetDeepSleepPinConfig()
463 IOPCTL->PIO[1][27] |= IOPCTL_PIO_PUPDENA_MASK | IOPCTL_PIO_PUPDSEL_MASK; in BOARD_SetDeepSleepPinConfig()
/hal_nxp-latest/mcux/mcux-sdk/boards/mimxrt685audevk/
Dboard.c426 IOPCTL->PIO[1][11] |= IOPCTL_PIO_PUPDENA_MASK | IOPCTL_PIO_PUPDSEL_MASK; in BOARD_SetDeepSleepPinConfig()
427 IOPCTL->PIO[1][12] |= IOPCTL_PIO_PUPDENA_MASK | IOPCTL_PIO_PUPDSEL_MASK; in BOARD_SetDeepSleepPinConfig()
428 IOPCTL->PIO[1][13] |= IOPCTL_PIO_PUPDENA_MASK | IOPCTL_PIO_PUPDSEL_MASK; in BOARD_SetDeepSleepPinConfig()
429 IOPCTL->PIO[1][14] |= IOPCTL_PIO_PUPDENA_MASK | IOPCTL_PIO_PUPDSEL_MASK; in BOARD_SetDeepSleepPinConfig()
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT685S/
DMIMXRT685S_dsp.h15438 #define IOPCTL_PIO_PUPDSEL_MASK (0x20U) macro
15444 … (((uint32_t)(((uint32_t)(x)) << IOPCTL_PIO_PUPDSEL_SHIFT)) & IOPCTL_PIO_PUPDSEL_MASK)
DMIMXRT685S_cm33.h22221 #define IOPCTL_PIO_PUPDSEL_MASK (0x20U) macro
22227 … (((uint32_t)(((uint32_t)(x)) << IOPCTL_PIO_PUPDSEL_SHIFT)) & IOPCTL_PIO_PUPDSEL_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT633S/
DMIMXRT633S.h22221 #define IOPCTL_PIO_PUPDSEL_MASK (0x20U) macro
22227 … (((uint32_t)(((uint32_t)(x)) << IOPCTL_PIO_PUPDSEL_SHIFT)) & IOPCTL_PIO_PUPDSEL_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT595S/
DMIMXRT595S_dsp.h25148 #define IOPCTL_PIO_PUPDSEL_MASK (0x20U) macro
25154 … (((uint32_t)(((uint32_t)(x)) << IOPCTL_PIO_PUPDSEL_SHIFT)) & IOPCTL_PIO_PUPDSEL_MASK)
DMIMXRT595S_cm33.h32161 #define IOPCTL_PIO_PUPDSEL_MASK (0x20U) macro
32167 … (((uint32_t)(((uint32_t)(x)) << IOPCTL_PIO_PUPDSEL_SHIFT)) & IOPCTL_PIO_PUPDSEL_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT533S/
DMIMXRT533S.h32157 #define IOPCTL_PIO_PUPDSEL_MASK (0x20U) macro
32163 … (((uint32_t)(((uint32_t)(x)) << IOPCTL_PIO_PUPDSEL_SHIFT)) & IOPCTL_PIO_PUPDSEL_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT555S/
DMIMXRT555S.h32160 #define IOPCTL_PIO_PUPDSEL_MASK (0x20U) macro
32166 … (((uint32_t)(((uint32_t)(x)) << IOPCTL_PIO_PUPDSEL_SHIFT)) & IOPCTL_PIO_PUPDSEL_MASK)