Home
last modified time | relevance | path

Searched refs:IOMUXC_GPR_GPR67_GPIO_SD1_RASRCN_MASK (Results 1 – 12 of 12) sorted by relevance

/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1175/
DMIMXRT1175_cm4.h46307 #define IOMUXC_GPR_GPR67_GPIO_SD1_RASRCN_MASK (0xF00U) macro
46310 …(uint32_t)(x)) << IOMUXC_GPR_GPR67_GPIO_SD1_RASRCN_SHIFT)) & IOMUXC_GPR_GPR67_GPIO_SD1_RASRCN_MASK)
DMIMXRT1175_cm7.h46310 #define IOMUXC_GPR_GPR67_GPIO_SD1_RASRCN_MASK (0xF00U) macro
46313 …(uint32_t)(x)) << IOMUXC_GPR_GPR67_GPIO_SD1_RASRCN_SHIFT)) & IOMUXC_GPR_GPR67_GPIO_SD1_RASRCN_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1165/
DMIMXRT1165_cm7.h45780 #define IOMUXC_GPR_GPR67_GPIO_SD1_RASRCN_MASK (0xF00U) macro
45783 …(uint32_t)(x)) << IOMUXC_GPR_GPR67_GPIO_SD1_RASRCN_SHIFT)) & IOMUXC_GPR_GPR67_GPIO_SD1_RASRCN_MASK)
DMIMXRT1165_cm4.h45777 #define IOMUXC_GPR_GPR67_GPIO_SD1_RASRCN_MASK (0xF00U) macro
45780 …(uint32_t)(x)) << IOMUXC_GPR_GPR67_GPIO_SD1_RASRCN_SHIFT)) & IOMUXC_GPR_GPR67_GPIO_SD1_RASRCN_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1171/
DMIMXRT1171.h46310 #define IOMUXC_GPR_GPR67_GPIO_SD1_RASRCN_MASK (0xF00U) macro
46313 …(uint32_t)(x)) << IOMUXC_GPR_GPR67_GPIO_SD1_RASRCN_SHIFT)) & IOMUXC_GPR_GPR67_GPIO_SD1_RASRCN_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1166/
DMIMXRT1166_cm4.h47782 #define IOMUXC_GPR_GPR67_GPIO_SD1_RASRCN_MASK (0xF00U) macro
47785 …(uint32_t)(x)) << IOMUXC_GPR_GPR67_GPIO_SD1_RASRCN_SHIFT)) & IOMUXC_GPR_GPR67_GPIO_SD1_RASRCN_MASK)
DMIMXRT1166_cm7.h47785 #define IOMUXC_GPR_GPR67_GPIO_SD1_RASRCN_MASK (0xF00U) macro
47788 …(uint32_t)(x)) << IOMUXC_GPR_GPR67_GPIO_SD1_RASRCN_SHIFT)) & IOMUXC_GPR_GPR67_GPIO_SD1_RASRCN_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1173/
DMIMXRT1173_cm4.h48309 #define IOMUXC_GPR_GPR67_GPIO_SD1_RASRCN_MASK (0xF00U) macro
48312 …(uint32_t)(x)) << IOMUXC_GPR_GPR67_GPIO_SD1_RASRCN_SHIFT)) & IOMUXC_GPR_GPR67_GPIO_SD1_RASRCN_MASK)
DMIMXRT1173_cm7.h48312 #define IOMUXC_GPR_GPR67_GPIO_SD1_RASRCN_MASK (0xF00U) macro
48315 …(uint32_t)(x)) << IOMUXC_GPR_GPR67_GPIO_SD1_RASRCN_SHIFT)) & IOMUXC_GPR_GPR67_GPIO_SD1_RASRCN_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1172/
DMIMXRT1172.h48315 #define IOMUXC_GPR_GPR67_GPIO_SD1_RASRCN_MASK (0xF00U) macro
48318 …(uint32_t)(x)) << IOMUXC_GPR_GPR67_GPIO_SD1_RASRCN_SHIFT)) & IOMUXC_GPR_GPR67_GPIO_SD1_RASRCN_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1176/
DMIMXRT1176_cm7.h58982 #define IOMUXC_GPR_GPR67_GPIO_SD1_RASRCN_MASK (0xF00U) macro
58985 …(uint32_t)(x)) << IOMUXC_GPR_GPR67_GPIO_SD1_RASRCN_SHIFT)) & IOMUXC_GPR_GPR67_GPIO_SD1_RASRCN_MASK)
DMIMXRT1176_cm4.h58979 #define IOMUXC_GPR_GPR67_GPIO_SD1_RASRCN_MASK (0xF00U) macro
58982 …(uint32_t)(x)) << IOMUXC_GPR_GPR67_GPIO_SD1_RASRCN_SHIFT)) & IOMUXC_GPR_GPR67_GPIO_SD1_RASRCN_MASK)