Home
last modified time | relevance | path

Searched refs:IOMUXC_GPR_GPR66_GPIO_EMC2_COMPEN_MASK (Results 1 – 12 of 12) sorted by relevance

/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1175/
DMIMXRT1175_cm4.h46213 #define IOMUXC_GPR_GPR66_GPIO_EMC2_COMPEN_MASK (0x4U) macro
46216 …int32_t)(x)) << IOMUXC_GPR_GPR66_GPIO_EMC2_COMPEN_SHIFT)) & IOMUXC_GPR_GPR66_GPIO_EMC2_COMPEN_MASK)
DMIMXRT1175_cm7.h46216 #define IOMUXC_GPR_GPR66_GPIO_EMC2_COMPEN_MASK (0x4U) macro
46219 …int32_t)(x)) << IOMUXC_GPR_GPR66_GPIO_EMC2_COMPEN_SHIFT)) & IOMUXC_GPR_GPR66_GPIO_EMC2_COMPEN_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1165/
DMIMXRT1165_cm7.h45686 #define IOMUXC_GPR_GPR66_GPIO_EMC2_COMPEN_MASK (0x4U) macro
45689 …int32_t)(x)) << IOMUXC_GPR_GPR66_GPIO_EMC2_COMPEN_SHIFT)) & IOMUXC_GPR_GPR66_GPIO_EMC2_COMPEN_MASK)
DMIMXRT1165_cm4.h45683 #define IOMUXC_GPR_GPR66_GPIO_EMC2_COMPEN_MASK (0x4U) macro
45686 …int32_t)(x)) << IOMUXC_GPR_GPR66_GPIO_EMC2_COMPEN_SHIFT)) & IOMUXC_GPR_GPR66_GPIO_EMC2_COMPEN_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1171/
DMIMXRT1171.h46216 #define IOMUXC_GPR_GPR66_GPIO_EMC2_COMPEN_MASK (0x4U) macro
46219 …int32_t)(x)) << IOMUXC_GPR_GPR66_GPIO_EMC2_COMPEN_SHIFT)) & IOMUXC_GPR_GPR66_GPIO_EMC2_COMPEN_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1166/
DMIMXRT1166_cm4.h47688 #define IOMUXC_GPR_GPR66_GPIO_EMC2_COMPEN_MASK (0x4U) macro
47691 …int32_t)(x)) << IOMUXC_GPR_GPR66_GPIO_EMC2_COMPEN_SHIFT)) & IOMUXC_GPR_GPR66_GPIO_EMC2_COMPEN_MASK)
DMIMXRT1166_cm7.h47691 #define IOMUXC_GPR_GPR66_GPIO_EMC2_COMPEN_MASK (0x4U) macro
47694 …int32_t)(x)) << IOMUXC_GPR_GPR66_GPIO_EMC2_COMPEN_SHIFT)) & IOMUXC_GPR_GPR66_GPIO_EMC2_COMPEN_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1173/
DMIMXRT1173_cm4.h48215 #define IOMUXC_GPR_GPR66_GPIO_EMC2_COMPEN_MASK (0x4U) macro
48218 …int32_t)(x)) << IOMUXC_GPR_GPR66_GPIO_EMC2_COMPEN_SHIFT)) & IOMUXC_GPR_GPR66_GPIO_EMC2_COMPEN_MASK)
DMIMXRT1173_cm7.h48218 #define IOMUXC_GPR_GPR66_GPIO_EMC2_COMPEN_MASK (0x4U) macro
48221 …int32_t)(x)) << IOMUXC_GPR_GPR66_GPIO_EMC2_COMPEN_SHIFT)) & IOMUXC_GPR_GPR66_GPIO_EMC2_COMPEN_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1172/
DMIMXRT1172.h48221 #define IOMUXC_GPR_GPR66_GPIO_EMC2_COMPEN_MASK (0x4U) macro
48224 …int32_t)(x)) << IOMUXC_GPR_GPR66_GPIO_EMC2_COMPEN_SHIFT)) & IOMUXC_GPR_GPR66_GPIO_EMC2_COMPEN_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1176/
DMIMXRT1176_cm7.h58888 #define IOMUXC_GPR_GPR66_GPIO_EMC2_COMPEN_MASK (0x4U) macro
58891 …int32_t)(x)) << IOMUXC_GPR_GPR66_GPIO_EMC2_COMPEN_SHIFT)) & IOMUXC_GPR_GPR66_GPIO_EMC2_COMPEN_MASK)
DMIMXRT1176_cm4.h58885 #define IOMUXC_GPR_GPR66_GPIO_EMC2_COMPEN_MASK (0x4U) macro
58888 …int32_t)(x)) << IOMUXC_GPR_GPR66_GPIO_EMC2_COMPEN_SHIFT)) & IOMUXC_GPR_GPR66_GPIO_EMC2_COMPEN_MASK)