Home
last modified time | relevance | path

Searched refs:HASHCRYPT_MEMADDR_BASE_MASK (Results 1 – 16 of 16) sorted by relevance

/hal_nxp-latest/mcux/mcux-sdk/devices/LPC55S06/
DLPC55S06.h13227 #define HASHCRYPT_MEMADDR_BASE_MASK (0xFFFFFFFFU) macro
13234 … (((uint32_t)(((uint32_t)(x)) << HASHCRYPT_MEMADDR_BASE_SHIFT)) & HASHCRYPT_MEMADDR_BASE_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/LPC55S04/
DLPC55S04.h13227 #define HASHCRYPT_MEMADDR_BASE_MASK (0xFFFFFFFFU) macro
13234 … (((uint32_t)(((uint32_t)(x)) << HASHCRYPT_MEMADDR_BASE_SHIFT)) & HASHCRYPT_MEMADDR_BASE_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/LPC55S26/
DLPC55S26.h10396 #define HASHCRYPT_MEMADDR_BASE_MASK (0xFFFFFFFFU) macro
10403 … (((uint32_t)(((uint32_t)(x)) << HASHCRYPT_MEMADDR_BASE_SHIFT)) & HASHCRYPT_MEMADDR_BASE_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/LPC55S28/
DLPC55S28.h10395 #define HASHCRYPT_MEMADDR_BASE_MASK (0xFFFFFFFFU) macro
10402 … (((uint32_t)(((uint32_t)(x)) << HASHCRYPT_MEMADDR_BASE_SHIFT)) & HASHCRYPT_MEMADDR_BASE_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/LPC55S16/
DLPC55S16.h13665 #define HASHCRYPT_MEMADDR_BASE_MASK (0xFFFFFFFFU) macro
13672 … (((uint32_t)(((uint32_t)(x)) << HASHCRYPT_MEMADDR_BASE_SHIFT)) & HASHCRYPT_MEMADDR_BASE_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/LPC55S14/
DLPC55S14.h13664 #define HASHCRYPT_MEMADDR_BASE_MASK (0xFFFFFFFFU) macro
13671 … (((uint32_t)(((uint32_t)(x)) << HASHCRYPT_MEMADDR_BASE_SHIFT)) & HASHCRYPT_MEMADDR_BASE_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/LPC55S66/
DLPC55S66_cm33_core1.h10396 #define HASHCRYPT_MEMADDR_BASE_MASK (0xFFFFFFFFU) macro
10403 … (((uint32_t)(((uint32_t)(x)) << HASHCRYPT_MEMADDR_BASE_SHIFT)) & HASHCRYPT_MEMADDR_BASE_MASK)
DLPC55S66_cm33_core0.h10396 #define HASHCRYPT_MEMADDR_BASE_MASK (0xFFFFFFFFU) macro
10403 … (((uint32_t)(((uint32_t)(x)) << HASHCRYPT_MEMADDR_BASE_SHIFT)) & HASHCRYPT_MEMADDR_BASE_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/LPC55S69/
DLPC55S69_cm33_core1.h10395 #define HASHCRYPT_MEMADDR_BASE_MASK (0xFFFFFFFFU) macro
10402 … (((uint32_t)(((uint32_t)(x)) << HASHCRYPT_MEMADDR_BASE_SHIFT)) & HASHCRYPT_MEMADDR_BASE_MASK)
DLPC55S69_cm33_core0.h10395 #define HASHCRYPT_MEMADDR_BASE_MASK (0xFFFFFFFFU) macro
10402 … (((uint32_t)(((uint32_t)(x)) << HASHCRYPT_MEMADDR_BASE_SHIFT)) & HASHCRYPT_MEMADDR_BASE_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT633S/
DMIMXRT633S.h14846 #define HASHCRYPT_MEMADDR_BASE_MASK (0xFFFFFFFFU) macro
14853 … (((uint32_t)(((uint32_t)(x)) << HASHCRYPT_MEMADDR_BASE_SHIFT)) & HASHCRYPT_MEMADDR_BASE_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT685S/
DMIMXRT685S_cm33.h14846 #define HASHCRYPT_MEMADDR_BASE_MASK (0xFFFFFFFFU) macro
14853 … (((uint32_t)(((uint32_t)(x)) << HASHCRYPT_MEMADDR_BASE_SHIFT)) & HASHCRYPT_MEMADDR_BASE_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT595S/
DMIMXRT595S_dsp.h17832 #define HASHCRYPT_MEMADDR_BASE_MASK (0xFFFFFFFFU) macro
17835 … (((uint32_t)(((uint32_t)(x)) << HASHCRYPT_MEMADDR_BASE_SHIFT)) & HASHCRYPT_MEMADDR_BASE_MASK)
DMIMXRT595S_cm33.h24524 #define HASHCRYPT_MEMADDR_BASE_MASK (0xFFFFFFFFU) macro
24527 … (((uint32_t)(((uint32_t)(x)) << HASHCRYPT_MEMADDR_BASE_SHIFT)) & HASHCRYPT_MEMADDR_BASE_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT533S/
DMIMXRT533S.h24520 #define HASHCRYPT_MEMADDR_BASE_MASK (0xFFFFFFFFU) macro
24523 … (((uint32_t)(((uint32_t)(x)) << HASHCRYPT_MEMADDR_BASE_SHIFT)) & HASHCRYPT_MEMADDR_BASE_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT555S/
DMIMXRT555S.h24523 #define HASHCRYPT_MEMADDR_BASE_MASK (0xFFFFFFFFU) macro
24526 … (((uint32_t)(((uint32_t)(x)) << HASHCRYPT_MEMADDR_BASE_SHIFT)) & HASHCRYPT_MEMADDR_BASE_MASK)