Home
last modified time | relevance | path

Searched refs:GPIO_CLR_CLRP1_MASK (Results 1 – 9 of 9) sorted by relevance

/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT595S/
DMIMXRT595S_dsp.h15456 #define GPIO_CLR_CLRP1_MASK (0x2U) macro
15462 … (((uint32_t)(((uint32_t)(x)) << GPIO_CLR_CLRP1_SHIFT)) & GPIO_CLR_CLRP1_MASK)
DMIMXRT595S_cm33.h22121 #define GPIO_CLR_CLRP1_MASK (0x2U) macro
22127 … (((uint32_t)(((uint32_t)(x)) << GPIO_CLR_CLRP1_SHIFT)) & GPIO_CLR_CLRP1_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/LPC5536/
DLPC5536.h17183 #define GPIO_CLR_CLRP1_MASK (0x2U) macro
17189 … (((uint32_t)(((uint32_t)(x)) << GPIO_CLR_CLRP1_SHIFT)) & GPIO_CLR_CLRP1_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/LPC5534/
DLPC5534.h17183 #define GPIO_CLR_CLRP1_MASK (0x2U) macro
17189 … (((uint32_t)(((uint32_t)(x)) << GPIO_CLR_CLRP1_SHIFT)) & GPIO_CLR_CLRP1_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT533S/
DMIMXRT533S.h22117 #define GPIO_CLR_CLRP1_MASK (0x2U) macro
22123 … (((uint32_t)(((uint32_t)(x)) << GPIO_CLR_CLRP1_SHIFT)) & GPIO_CLR_CLRP1_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT555S/
DMIMXRT555S.h22120 #define GPIO_CLR_CLRP1_MASK (0x2U) macro
22126 … (((uint32_t)(((uint32_t)(x)) << GPIO_CLR_CLRP1_SHIFT)) & GPIO_CLR_CLRP1_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/LPC55S36/
DLPC55S36.h17182 #define GPIO_CLR_CLRP1_MASK (0x2U) macro
17188 … (((uint32_t)(((uint32_t)(x)) << GPIO_CLR_CLRP1_SHIFT)) & GPIO_CLR_CLRP1_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/RW610/
DRW610.h37727 #define GPIO_CLR_CLRP1_MASK (0x2U) macro
37733 … (((uint32_t)(((uint32_t)(x)) << GPIO_CLR_CLRP1_SHIFT)) & GPIO_CLR_CLRP1_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/RW612/
DRW612.h37727 #define GPIO_CLR_CLRP1_MASK (0x2U) macro
37733 … (((uint32_t)(((uint32_t)(x)) << GPIO_CLR_CLRP1_SHIFT)) & GPIO_CLR_CLRP1_MASK)