Home
last modified time | relevance | path

Searched refs:FTM_CnSC_MSB_MASK (Results 1 – 25 of 74) sorted by relevance

123

/hal_nxp-latest/mcux/mcux-sdk/drivers/ftm/
Dfsl_ftm.c498 … reg &= ~(FTM_CnSC_MSA_MASK | FTM_CnSC_MSB_MASK | FTM_CnSC_ELSA_MASK | FTM_CnSC_ELSB_MASK); in FTM_SetupPwm()
544 … reg &= ~(FTM_CnSC_MSA_MASK | FTM_CnSC_MSB_MASK | FTM_CnSC_ELSA_MASK | FTM_CnSC_ELSB_MASK); in FTM_SetupPwm()
554 … reg &= ~(FTM_CnSC_MSA_MASK | FTM_CnSC_MSB_MASK | FTM_CnSC_ELSA_MASK | FTM_CnSC_ELSB_MASK); in FTM_SetupPwm()
735 … reg &= ~(FTM_CnSC_MSA_MASK | FTM_CnSC_MSB_MASK | FTM_CnSC_ELSA_MASK | FTM_CnSC_ELSB_MASK); in FTM_SetupPwmMode()
787 … reg &= ~(FTM_CnSC_MSA_MASK | FTM_CnSC_MSB_MASK | FTM_CnSC_ELSA_MASK | FTM_CnSC_ELSB_MASK); in FTM_SetupPwmMode()
797 … reg &= ~(FTM_CnSC_MSA_MASK | FTM_CnSC_MSB_MASK | FTM_CnSC_ELSA_MASK | FTM_CnSC_ELSB_MASK); in FTM_SetupPwmMode()
862 reg &= ~(FTM_CnSC_MSA_MASK | FTM_CnSC_MSB_MASK | FTM_CnSC_ELSA_MASK | FTM_CnSC_ELSB_MASK); in FTM_SetupInputCapture()
911 reg &= ~(FTM_CnSC_MSA_MASK | FTM_CnSC_MSB_MASK | FTM_CnSC_ELSA_MASK | FTM_CnSC_ELSB_MASK); in FTM_SetupOutputCompare()
958 reg &= ~(FTM_CnSC_MSA_MASK | FTM_CnSC_MSB_MASK | FTM_CnSC_ELSA_MASK | FTM_CnSC_ELSB_MASK); in FTM_SetupDualEdgeCapture()
963 reg &= ~(FTM_CnSC_MSA_MASK | FTM_CnSC_MSB_MASK | FTM_CnSC_ELSA_MASK | FTM_CnSC_ELSB_MASK); in FTM_SetupDualEdgeCapture()
/hal_nxp-latest/s32/drivers/s32k1/BaseNXP/header/
DS32K142_FTM.h281 #define FTM_CnSC_MSB_MASK (0x20U) macro
284 … (((uint32_t)(((uint32_t)(x)) << FTM_CnSC_MSB_SHIFT)) & FTM_CnSC_MSB_MASK)
DS32K148_FTM.h297 #define FTM_CnSC_MSB_MASK (0x20U) macro
300 … (((uint32_t)(((uint32_t)(x)) << FTM_CnSC_MSB_SHIFT)) & FTM_CnSC_MSB_MASK)
DS32K118_FTM.h273 #define FTM_CnSC_MSB_MASK (0x20U) macro
276 … (((uint32_t)(((uint32_t)(x)) << FTM_CnSC_MSB_SHIFT)) & FTM_CnSC_MSB_MASK)
DS32K116_FTM.h273 #define FTM_CnSC_MSB_MASK (0x20U) macro
276 … (((uint32_t)(((uint32_t)(x)) << FTM_CnSC_MSB_SHIFT)) & FTM_CnSC_MSB_MASK)
DS32K146_FTM.h289 #define FTM_CnSC_MSB_MASK (0x20U) macro
292 … (((uint32_t)(((uint32_t)(x)) << FTM_CnSC_MSB_SHIFT)) & FTM_CnSC_MSB_MASK)
DS32K142W_FTM.h281 #define FTM_CnSC_MSB_MASK (0x20U) macro
284 … (((uint32_t)(((uint32_t)(x)) << FTM_CnSC_MSB_SHIFT)) & FTM_CnSC_MSB_MASK)
DS32K144W_FTM.h281 #define FTM_CnSC_MSB_MASK (0x20U) macro
284 … (((uint32_t)(((uint32_t)(x)) << FTM_CnSC_MSB_SHIFT)) & FTM_CnSC_MSB_MASK)
DS32K144_FTM.h277 #define FTM_CnSC_MSB_MASK (0x20U) macro
280 … (((uint32_t)(((uint32_t)(x)) << FTM_CnSC_MSB_SHIFT)) & FTM_CnSC_MSB_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKE04Z4/
DMKE04Z4.h1115 #define FTM_CnSC_MSB_MASK (0x20U) macro
1117 … (((uint32_t)(((uint32_t)(x)) << FTM_CnSC_MSB_SHIFT)) & FTM_CnSC_MSB_MASK)
2348 #define TPM_CnSC_MSB_MASK FTM_CnSC_MSB_MASK
/hal_nxp-latest/mcux/mcux-sdk/devices/MKE02Z4/
DMKE02Z4.h1103 #define FTM_CnSC_MSB_MASK (0x20U) macro
1105 … (((uint32_t)(((uint32_t)(x)) << FTM_CnSC_MSB_SHIFT)) & FTM_CnSC_MSB_MASK)
2340 #define TPM_CnSC_MSB_MASK FTM_CnSC_MSB_MASK
/hal_nxp-latest/mcux/mcux-sdk/devices/MKE04Z1284/
DMKE04Z1284.h1128 #define FTM_CnSC_MSB_MASK (0x20U) macro
1130 … (((uint32_t)(((uint32_t)(x)) << FTM_CnSC_MSB_SHIFT)) & FTM_CnSC_MSB_MASK)
2365 #define TPM_CnSC_MSB_MASK FTM_CnSC_MSB_MASK
/hal_nxp-latest/mcux/mcux-sdk/devices/MKE06Z4/
DMKE06Z4.h1128 #define FTM_CnSC_MSB_MASK (0x20U) macro
1130 … (((uint32_t)(((uint32_t)(x)) << FTM_CnSC_MSB_SHIFT)) & FTM_CnSC_MSB_MASK)
2365 #define TPM_CnSC_MSB_MASK FTM_CnSC_MSB_MASK
/hal_nxp-latest/mcux/mcux-sdk/devices/MK02F12810/
DMK02F12810.h3770 #define FTM_CnSC_MSB_MASK (0x20U) macro
3772 … (((uint32_t)(((uint32_t)(x)) << FTM_CnSC_MSB_SHIFT)) & FTM_CnSC_MSB_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/LPC865/
DLPC865.h2095 #define FTM_CnSC_MSB_MASK (0x20U) macro
2098 … (((uint32_t)(((uint32_t)(x)) << FTM_CnSC_MSB_SHIFT)) & FTM_CnSC_MSB_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/LPC864/
DLPC864.h2093 #define FTM_CnSC_MSB_MASK (0x20U) macro
2096 … (((uint32_t)(((uint32_t)(x)) << FTM_CnSC_MSB_SHIFT)) & FTM_CnSC_MSB_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKV30F12810/
DMKV30F12810.h3775 #define FTM_CnSC_MSB_MASK (0x20U) macro
3777 … (((uint32_t)(((uint32_t)(x)) << FTM_CnSC_MSB_SHIFT)) & FTM_CnSC_MSB_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKV10Z7/
DMKV10Z7.h3201 #define FTM_CnSC_MSB_MASK (0x20U) macro
3203 … (((uint32_t)(((uint32_t)(x)) << FTM_CnSC_MSB_SHIFT)) & FTM_CnSC_MSB_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKE14Z4/
DMKE14Z4.h2156 #define FTM_CnSC_MSB_MASK (0x20U) macro
2160 … (((uint32_t)(((uint32_t)(x)) << FTM_CnSC_MSB_SHIFT)) & FTM_CnSC_MSB_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKV31F12810/
DMKV31F12810.h3802 #define FTM_CnSC_MSB_MASK (0x20U) macro
3804 … (((uint32_t)(((uint32_t)(x)) << FTM_CnSC_MSB_SHIFT)) & FTM_CnSC_MSB_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKE15Z4/
DMKE15Z4.h2157 #define FTM_CnSC_MSB_MASK (0x20U) macro
2161 … (((uint32_t)(((uint32_t)(x)) << FTM_CnSC_MSB_SHIFT)) & FTM_CnSC_MSB_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKV10Z1287/
DMKV10Z1287.h3677 #define FTM_CnSC_MSB_MASK (0x20U) macro
3679 … (((uint32_t)(((uint32_t)(x)) << FTM_CnSC_MSB_SHIFT)) & FTM_CnSC_MSB_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKE16Z4/
DMKE16Z4.h2155 #define FTM_CnSC_MSB_MASK (0x20U) macro
2159 … (((uint32_t)(((uint32_t)(x)) << FTM_CnSC_MSB_SHIFT)) & FTM_CnSC_MSB_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKE12Z7/
DMKE12Z7.h4657 #define FTM_CnSC_MSB_MASK (0x20U) macro
4661 … (((uint32_t)(((uint32_t)(x)) << FTM_CnSC_MSB_SHIFT)) & FTM_CnSC_MSB_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKE12Z9/
DMKE12Z9.h4581 #define FTM_CnSC_MSB_MASK (0x20U) macro
4584 … (((uint32_t)(((uint32_t)(x)) << FTM_CnSC_MSB_SHIFT)) & FTM_CnSC_MSB_MASK)

123