Home
last modified time | relevance | path

Searched refs:EPDC_WB_ADDR_TCE_ADDR_MASK (Results 1 – 8 of 8) sorted by relevance

/hal_nxp-latest/imx/devices/MCIMX7D/
DMCIMX7D_M4.h14942 #define EPDC_WB_ADDR_TCE_ADDR_MASK 0xFFFFFFFFu macro
14944 … (((uint32_t)(((uint32_t)(x))<<EPDC_WB_ADDR_TCE_ADDR_SHIFT))&EPDC_WB_ADDR_TCE_ADDR_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8UD7/
DMIMX8UD7_dsp1.h14257 #define EPDC_WB_ADDR_TCE_ADDR_MASK (0xFFFFFFFFU) macro
14259 … (((uint32_t)(((uint32_t)(x)) << EPDC_WB_ADDR_TCE_ADDR_SHIFT)) & EPDC_WB_ADDR_TCE_ADDR_MASK)
DMIMX8UD7_dsp0.h14303 #define EPDC_WB_ADDR_TCE_ADDR_MASK (0xFFFFFFFFU) macro
14305 … (((uint32_t)(((uint32_t)(x)) << EPDC_WB_ADDR_TCE_ADDR_SHIFT)) & EPDC_WB_ADDR_TCE_ADDR_MASK)
DMIMX8UD7_cm33.h14898 #define EPDC_WB_ADDR_TCE_ADDR_MASK (0xFFFFFFFFU) macro
14900 … (((uint32_t)(((uint32_t)(x)) << EPDC_WB_ADDR_TCE_ADDR_SHIFT)) & EPDC_WB_ADDR_TCE_ADDR_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8UD3/
DMIMX8UD3_cm33.h14898 #define EPDC_WB_ADDR_TCE_ADDR_MASK (0xFFFFFFFFU) macro
14900 … (((uint32_t)(((uint32_t)(x)) << EPDC_WB_ADDR_TCE_ADDR_SHIFT)) & EPDC_WB_ADDR_TCE_ADDR_MASK)
DMIMX8UD3_dsp0.h14303 #define EPDC_WB_ADDR_TCE_ADDR_MASK (0xFFFFFFFFU) macro
14305 … (((uint32_t)(((uint32_t)(x)) << EPDC_WB_ADDR_TCE_ADDR_SHIFT)) & EPDC_WB_ADDR_TCE_ADDR_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8US3/
DMIMX8US3_dsp0.h14303 #define EPDC_WB_ADDR_TCE_ADDR_MASK (0xFFFFFFFFU) macro
14305 … (((uint32_t)(((uint32_t)(x)) << EPDC_WB_ADDR_TCE_ADDR_SHIFT)) & EPDC_WB_ADDR_TCE_ADDR_MASK)
DMIMX8US3_cm33.h14898 #define EPDC_WB_ADDR_TCE_ADDR_MASK (0xFFFFFFFFU) macro
14900 … (((uint32_t)(((uint32_t)(x)) << EPDC_WB_ADDR_TCE_ADDR_SHIFT)) & EPDC_WB_ADDR_TCE_ADDR_MASK)