Home
last modified time | relevance | path

Searched refs:ENET_TCCR_TCC_MASK (Results 1 – 25 of 88) sorted by relevance

1234

/hal_nxp-latest/s32/drivers/s32k1/BaseNXP/header/
DS32K148_ENET.h1491 #define ENET_TCCR_TCC_MASK (0xFFFFFFFFU) macro
1494 … (((uint32_t)(((uint32_t)(x)) << ENET_TCCR_TCC_SHIFT)) & ENET_TCCR_TCC_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MK64F12/
DMK64F12.h11412 #define ENET_TCCR_TCC_MASK (0xFFFFFFFFU) macro
11416 … (((uint32_t)(((uint32_t)(x)) << ENET_TCCR_TCC_SHIFT)) & ENET_TCCR_TCC_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MK63F12/
DMK63F12.h11399 #define ENET_TCCR_TCC_MASK (0xFFFFFFFFU) macro
11403 … (((uint32_t)(((uint32_t)(x)) << ENET_TCCR_TCC_SHIFT)) & ENET_TCCR_TCC_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKV58F24/
DMKV58F24.h13664 #define ENET_TCCR_TCC_MASK (0xFFFFFFFFU) macro
13668 … (((uint32_t)(((uint32_t)(x)) << ENET_TCCR_TCC_SHIFT)) & ENET_TCCR_TCC_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MK65F18/
DMK65F18.h13053 #define ENET_TCCR_TCC_MASK (0xFFFFFFFFU) macro
13057 … (((uint32_t)(((uint32_t)(x)) << ENET_TCCR_TCC_SHIFT)) & ENET_TCCR_TCC_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MK66F18/
DMK66F18.h13053 #define ENET_TCCR_TCC_MASK (0xFFFFFFFFU) macro
13057 … (((uint32_t)(((uint32_t)(x)) << ENET_TCCR_TCC_SHIFT)) & ENET_TCCR_TCC_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1024/
DMIMXRT1024.h18228 #define ENET_TCCR_TCC_MASK (0xFFFFFFFFU) macro
18231 … (((uint32_t)(((uint32_t)(x)) << ENET_TCCR_TCC_SHIFT)) & ENET_TCCR_TCC_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1021/
DMIMXRT1021.h18248 #define ENET_TCCR_TCC_MASK (0xFFFFFFFFU) macro
18251 … (((uint32_t)(((uint32_t)(x)) << ENET_TCCR_TCC_SHIFT)) & ENET_TCCR_TCC_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1051/
DMIMXRT1051.h19278 #define ENET_TCCR_TCC_MASK (0xFFFFFFFFU) macro
19281 … (((uint32_t)(((uint32_t)(x)) << ENET_TCCR_TCC_SHIFT)) & ENET_TCCR_TCC_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1041/
DMIMXRT1041.h20349 #define ENET_TCCR_TCC_MASK (0xFFFFFFFFU) macro
20352 … (((uint32_t)(((uint32_t)(x)) << ENET_TCCR_TCC_SHIFT)) & ENET_TCCR_TCC_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1052/
DMIMXRT1052.h20063 #define ENET_TCCR_TCC_MASK (0xFFFFFFFFU) macro
20066 … (((uint32_t)(((uint32_t)(x)) << ENET_TCCR_TCC_SHIFT)) & ENET_TCCR_TCC_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1042/
DMIMXRT1042.h20351 #define ENET_TCCR_TCC_MASK (0xFFFFFFFFU) macro
20354 … (((uint32_t)(((uint32_t)(x)) << ENET_TCCR_TCC_SHIFT)) & ENET_TCCR_TCC_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1061/
DMIMXRT1061.h20717 #define ENET_TCCR_TCC_MASK (0xFFFFFFFFU) macro
20720 … (((uint32_t)(((uint32_t)(x)) << ENET_TCCR_TCC_SHIFT)) & ENET_TCCR_TCC_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8MN5/
DMIMX8MN5_cm7.h26798 #define ENET_TCCR_TCC_MASK (0xFFFFFFFFU) macro
26802 … (((uint32_t)(((uint32_t)(x)) << ENET_TCCR_TCC_SHIFT)) & ENET_TCCR_TCC_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8MN2/
DMIMX8MN2_cm7.h26796 #define ENET_TCCR_TCC_MASK (0xFFFFFFFFU) macro
26800 … (((uint32_t)(((uint32_t)(x)) << ENET_TCCR_TCC_SHIFT)) & ENET_TCCR_TCC_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8MN4/
DMIMX8MN4_cm7.h26796 #define ENET_TCCR_TCC_MASK (0xFFFFFFFFU) macro
26800 … (((uint32_t)(((uint32_t)(x)) << ENET_TCCR_TCC_SHIFT)) & ENET_TCCR_TCC_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8MN3/
DMIMX8MN3_cm7.h26798 #define ENET_TCCR_TCC_MASK (0xFFFFFFFFU) macro
26802 … (((uint32_t)(((uint32_t)(x)) << ENET_TCCR_TCC_SHIFT)) & ENET_TCCR_TCC_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1064/
DMIMXRT1064.h21581 #define ENET_TCCR_TCC_MASK (0xFFFFFFFFU) macro
21584 … (((uint32_t)(((uint32_t)(x)) << ENET_TCCR_TCC_SHIFT)) & ENET_TCCR_TCC_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8MN1/
DMIMX8MN1_cm7.h26798 #define ENET_TCCR_TCC_MASK (0xFFFFFFFFU) macro
26802 … (((uint32_t)(((uint32_t)(x)) << ENET_TCCR_TCC_SHIFT)) & ENET_TCCR_TCC_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8MN6/
DMIMX8MN6_cm7.h26796 #define ENET_TCCR_TCC_MASK (0xFFFFFFFFU) macro
26800 … (((uint32_t)(((uint32_t)(x)) << ENET_TCCR_TCC_SHIFT)) & ENET_TCCR_TCC_MASK)
DMIMX8MN6_ca53.h26824 #define ENET_TCCR_TCC_MASK (0xFFFFFFFFU) macro
26828 … (((uint32_t)(((uint32_t)(x)) << ENET_TCCR_TCC_SHIFT)) & ENET_TCCR_TCC_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8MQ5/
DMIMX8MQ5_cm4.h22261 #define ENET_TCCR_TCC_MASK (0xFFFFFFFFU) macro
22265 … (((uint32_t)(((uint32_t)(x)) << ENET_TCCR_TCC_SHIFT)) & ENET_TCCR_TCC_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1062/
DMIMXRT1062.h21503 #define ENET_TCCR_TCC_MASK (0xFFFFFFFFU) macro
21506 … (((uint32_t)(((uint32_t)(x)) << ENET_TCCR_TCC_SHIFT)) & ENET_TCCR_TCC_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8MD7/
DMIMX8MD7_cm4.h22261 #define ENET_TCCR_TCC_MASK (0xFFFFFFFFU) macro
22265 … (((uint32_t)(((uint32_t)(x)) << ENET_TCCR_TCC_SHIFT)) & ENET_TCCR_TCC_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8MD6/
DMIMX8MD6_cm4.h22261 #define ENET_TCCR_TCC_MASK (0xFFFFFFFFU) macro
22265 … (((uint32_t)(((uint32_t)(x)) << ENET_TCCR_TCC_SHIFT)) & ENET_TCCR_TCC_MASK)

1234