Home
last modified time | relevance | path

Searched refs:ENET_RCR_RMII_10T_MASK (Results 1 – 25 of 90) sorted by relevance

1234

/hal_nxp-latest/mcux/mcux-sdk/cmsis_drivers/enet/
Dfsl_enet_cmsis.c172 rcr |= ENET_RCR_RMII_10T_MASK; in ENET_CommonControl()
175 rcr &= ~ENET_RCR_RMII_10T_MASK; in ENET_CommonControl()
183 rcr &= ~ENET_RCR_RMII_10T_MASK; in ENET_CommonControl()
/hal_nxp-latest/s32/drivers/s32k1/BaseNXP/header/
DS32K148_ENET.h550 #define ENET_RCR_RMII_10T_MASK (0x200U) macro
553 … (((uint32_t)(((uint32_t)(x)) << ENET_RCR_RMII_10T_SHIFT)) & ENET_RCR_RMII_10T_MASK)
/hal_nxp-latest/mcux/mcux-sdk/drivers/enet/
Dfsl_enet.c617 rcr |= ENET_RCR_RMII_10T_MASK; in ENET_SetMacController()
1128 rcr |= ENET_RCR_RMII_10T_MASK; in ENET_SetMII()
1132 rcr &= ~ENET_RCR_RMII_10T_MASK; in ENET_SetMII()
/hal_nxp-latest/mcux/mcux-sdk/devices/MK64F12/
DMK64F12.h10279 #define ENET_RCR_RMII_10T_MASK (0x200U) macro
10285 … (((uint32_t)(((uint32_t)(x)) << ENET_RCR_RMII_10T_SHIFT)) & ENET_RCR_RMII_10T_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MK63F12/
DMK63F12.h10266 #define ENET_RCR_RMII_10T_MASK (0x200U) macro
10272 … (((uint32_t)(((uint32_t)(x)) << ENET_RCR_RMII_10T_SHIFT)) & ENET_RCR_RMII_10T_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKV58F24/
DMKV58F24.h12524 #define ENET_RCR_RMII_10T_MASK (0x200U) macro
12530 … (((uint32_t)(((uint32_t)(x)) << ENET_RCR_RMII_10T_SHIFT)) & ENET_RCR_RMII_10T_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MK65F18/
DMK65F18.h11911 #define ENET_RCR_RMII_10T_MASK (0x200U) macro
11917 … (((uint32_t)(((uint32_t)(x)) << ENET_RCR_RMII_10T_SHIFT)) & ENET_RCR_RMII_10T_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MK66F18/
DMK66F18.h11911 #define ENET_RCR_RMII_10T_MASK (0x200U) macro
11917 … (((uint32_t)(((uint32_t)(x)) << ENET_RCR_RMII_10T_SHIFT)) & ENET_RCR_RMII_10T_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1024/
DMIMXRT1024.h17070 #define ENET_RCR_RMII_10T_MASK (0x200U) macro
17076 … (((uint32_t)(((uint32_t)(x)) << ENET_RCR_RMII_10T_SHIFT)) & ENET_RCR_RMII_10T_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1021/
DMIMXRT1021.h17090 #define ENET_RCR_RMII_10T_MASK (0x200U) macro
17096 … (((uint32_t)(((uint32_t)(x)) << ENET_RCR_RMII_10T_SHIFT)) & ENET_RCR_RMII_10T_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1051/
DMIMXRT1051.h18120 #define ENET_RCR_RMII_10T_MASK (0x200U) macro
18126 … (((uint32_t)(((uint32_t)(x)) << ENET_RCR_RMII_10T_SHIFT)) & ENET_RCR_RMII_10T_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1041/
DMIMXRT1041.h19191 #define ENET_RCR_RMII_10T_MASK (0x200U) macro
19197 … (((uint32_t)(((uint32_t)(x)) << ENET_RCR_RMII_10T_SHIFT)) & ENET_RCR_RMII_10T_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1052/
DMIMXRT1052.h18905 #define ENET_RCR_RMII_10T_MASK (0x200U) macro
18911 … (((uint32_t)(((uint32_t)(x)) << ENET_RCR_RMII_10T_SHIFT)) & ENET_RCR_RMII_10T_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1042/
DMIMXRT1042.h19193 #define ENET_RCR_RMII_10T_MASK (0x200U) macro
19199 … (((uint32_t)(((uint32_t)(x)) << ENET_RCR_RMII_10T_SHIFT)) & ENET_RCR_RMII_10T_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1061/
DMIMXRT1061.h19559 #define ENET_RCR_RMII_10T_MASK (0x200U) macro
19565 … (((uint32_t)(((uint32_t)(x)) << ENET_RCR_RMII_10T_SHIFT)) & ENET_RCR_RMII_10T_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8MN5/
DMIMX8MN5_cm7.h25389 #define ENET_RCR_RMII_10T_MASK (0x200U) macro
25395 … (((uint32_t)(((uint32_t)(x)) << ENET_RCR_RMII_10T_SHIFT)) & ENET_RCR_RMII_10T_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8MN2/
DMIMX8MN2_cm7.h25387 #define ENET_RCR_RMII_10T_MASK (0x200U) macro
25393 … (((uint32_t)(((uint32_t)(x)) << ENET_RCR_RMII_10T_SHIFT)) & ENET_RCR_RMII_10T_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8MN4/
DMIMX8MN4_cm7.h25387 #define ENET_RCR_RMII_10T_MASK (0x200U) macro
25393 … (((uint32_t)(((uint32_t)(x)) << ENET_RCR_RMII_10T_SHIFT)) & ENET_RCR_RMII_10T_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8MN3/
DMIMX8MN3_cm7.h25389 #define ENET_RCR_RMII_10T_MASK (0x200U) macro
25395 … (((uint32_t)(((uint32_t)(x)) << ENET_RCR_RMII_10T_SHIFT)) & ENET_RCR_RMII_10T_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1064/
DMIMXRT1064.h20423 #define ENET_RCR_RMII_10T_MASK (0x200U) macro
20429 … (((uint32_t)(((uint32_t)(x)) << ENET_RCR_RMII_10T_SHIFT)) & ENET_RCR_RMII_10T_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8MN1/
DMIMX8MN1_cm7.h25389 #define ENET_RCR_RMII_10T_MASK (0x200U) macro
25395 … (((uint32_t)(((uint32_t)(x)) << ENET_RCR_RMII_10T_SHIFT)) & ENET_RCR_RMII_10T_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8MN6/
DMIMX8MN6_cm7.h25387 #define ENET_RCR_RMII_10T_MASK (0x200U) macro
25393 … (((uint32_t)(((uint32_t)(x)) << ENET_RCR_RMII_10T_SHIFT)) & ENET_RCR_RMII_10T_MASK)
DMIMX8MN6_ca53.h25416 #define ENET_RCR_RMII_10T_MASK (0x200U) macro
25422 … (((uint32_t)(((uint32_t)(x)) << ENET_RCR_RMII_10T_SHIFT)) & ENET_RCR_RMII_10T_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8MQ5/
DMIMX8MQ5_cm4.h20852 #define ENET_RCR_RMII_10T_MASK (0x200U) macro
20858 … (((uint32_t)(((uint32_t)(x)) << ENET_RCR_RMII_10T_SHIFT)) & ENET_RCR_RMII_10T_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1062/
DMIMXRT1062.h20345 #define ENET_RCR_RMII_10T_MASK (0x200U) macro
20351 … (((uint32_t)(((uint32_t)(x)) << ENET_RCR_RMII_10T_SHIFT)) & ENET_RCR_RMII_10T_MASK)

1234