Home
last modified time | relevance | path

Searched refs:ENET_QOS_MAC_RXQ_CTRL_PSRQ0_MASK (Results 1 – 12 of 12) sorted by relevance

/hal_nxp-latest/mcux/mcux-sdk/drivers/enet_qos/
Dfsl_enet_qos.c515 … rxQueuePrioMap0 &= ~((uint32_t)ENET_QOS_MAC_RXQ_CTRL_PSRQ0_MASK << (8U * configIndex)); in ENET_QOS_SetMacControl()
521 … rxQueuePrioMap1 &= ~((uint32_t)ENET_QOS_MAC_RXQ_CTRL_PSRQ0_MASK << (8U * configIndex)); in ENET_QOS_SetMacControl()
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1176/
DMIMXRT1176_cm7.h37911 #define ENET_QOS_MAC_RXQ_CTRL_PSRQ0_MASK (0xFFU) macro
37914 …int32_t)(((uint32_t)(x)) << ENET_QOS_MAC_RXQ_CTRL_PSRQ0_SHIFT)) & ENET_QOS_MAC_RXQ_CTRL_PSRQ0_MASK)
DMIMXRT1176_cm4.h37909 #define ENET_QOS_MAC_RXQ_CTRL_PSRQ0_MASK (0xFFU) macro
37912 …int32_t)(((uint32_t)(x)) << ENET_QOS_MAC_RXQ_CTRL_PSRQ0_SHIFT)) & ENET_QOS_MAC_RXQ_CTRL_PSRQ0_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8ML6/
DMIMX8ML6_cm7.h35020 #define ENET_QOS_MAC_RXQ_CTRL_PSRQ0_MASK (0xFFU) macro
35024 …int32_t)(((uint32_t)(x)) << ENET_QOS_MAC_RXQ_CTRL_PSRQ0_SHIFT)) & ENET_QOS_MAC_RXQ_CTRL_PSRQ0_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8ML4/
DMIMX8ML4_cm7.h35020 #define ENET_QOS_MAC_RXQ_CTRL_PSRQ0_MASK (0xFFU) macro
35024 …int32_t)(((uint32_t)(x)) << ENET_QOS_MAC_RXQ_CTRL_PSRQ0_SHIFT)) & ENET_QOS_MAC_RXQ_CTRL_PSRQ0_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8ML3/
DMIMX8ML3_cm7.h35020 #define ENET_QOS_MAC_RXQ_CTRL_PSRQ0_MASK (0xFFU) macro
35024 …int32_t)(((uint32_t)(x)) << ENET_QOS_MAC_RXQ_CTRL_PSRQ0_SHIFT)) & ENET_QOS_MAC_RXQ_CTRL_PSRQ0_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX9131/
DMIMX9131.h20523 #define ENET_QOS_MAC_RXQ_CTRL_PSRQ0_MASK (0xFFU) macro
20526 …int32_t)(((uint32_t)(x)) << ENET_QOS_MAC_RXQ_CTRL_PSRQ0_SHIFT)) & ENET_QOS_MAC_RXQ_CTRL_PSRQ0_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8ML8/
DMIMX8ML8_dsp.h33417 #define ENET_QOS_MAC_RXQ_CTRL_PSRQ0_MASK (0xFFU) macro
33420 …int32_t)(((uint32_t)(x)) << ENET_QOS_MAC_RXQ_CTRL_PSRQ0_SHIFT)) & ENET_QOS_MAC_RXQ_CTRL_PSRQ0_MASK)
DMIMX8ML8_cm7.h35020 #define ENET_QOS_MAC_RXQ_CTRL_PSRQ0_MASK (0xFFU) macro
35024 …int32_t)(((uint32_t)(x)) << ENET_QOS_MAC_RXQ_CTRL_PSRQ0_SHIFT)) & ENET_QOS_MAC_RXQ_CTRL_PSRQ0_MASK)
DMIMX8ML8_ca53.h35046 #define ENET_QOS_MAC_RXQ_CTRL_PSRQ0_MASK (0xFFU) macro
35050 …int32_t)(((uint32_t)(x)) << ENET_QOS_MAC_RXQ_CTRL_PSRQ0_SHIFT)) & ENET_QOS_MAC_RXQ_CTRL_PSRQ0_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX9352/
DMIMX9352_cm33.h19566 #define ENET_QOS_MAC_RXQ_CTRL_PSRQ0_MASK (0xFFU) macro
19569 …int32_t)(((uint32_t)(x)) << ENET_QOS_MAC_RXQ_CTRL_PSRQ0_SHIFT)) & ENET_QOS_MAC_RXQ_CTRL_PSRQ0_MASK)
DMIMX9352_ca55.h22468 #define ENET_QOS_MAC_RXQ_CTRL_PSRQ0_MASK (0xFFU) macro
22471 …int32_t)(((uint32_t)(x)) << ENET_QOS_MAC_RXQ_CTRL_PSRQ0_SHIFT)) & ENET_QOS_MAC_RXQ_CTRL_PSRQ0_MASK)