Searched refs:ENET_QOS_MAC_RXQ_CTRL_PSRQ0_MASK (Results 1 – 12 of 12) sorted by relevance
515 … rxQueuePrioMap0 &= ~((uint32_t)ENET_QOS_MAC_RXQ_CTRL_PSRQ0_MASK << (8U * configIndex)); in ENET_QOS_SetMacControl()521 … rxQueuePrioMap1 &= ~((uint32_t)ENET_QOS_MAC_RXQ_CTRL_PSRQ0_MASK << (8U * configIndex)); in ENET_QOS_SetMacControl()
37911 #define ENET_QOS_MAC_RXQ_CTRL_PSRQ0_MASK (0xFFU) macro37914 …int32_t)(((uint32_t)(x)) << ENET_QOS_MAC_RXQ_CTRL_PSRQ0_SHIFT)) & ENET_QOS_MAC_RXQ_CTRL_PSRQ0_MASK)
37909 #define ENET_QOS_MAC_RXQ_CTRL_PSRQ0_MASK (0xFFU) macro37912 …int32_t)(((uint32_t)(x)) << ENET_QOS_MAC_RXQ_CTRL_PSRQ0_SHIFT)) & ENET_QOS_MAC_RXQ_CTRL_PSRQ0_MASK)
35020 #define ENET_QOS_MAC_RXQ_CTRL_PSRQ0_MASK (0xFFU) macro35024 …int32_t)(((uint32_t)(x)) << ENET_QOS_MAC_RXQ_CTRL_PSRQ0_SHIFT)) & ENET_QOS_MAC_RXQ_CTRL_PSRQ0_MASK)
20523 #define ENET_QOS_MAC_RXQ_CTRL_PSRQ0_MASK (0xFFU) macro20526 …int32_t)(((uint32_t)(x)) << ENET_QOS_MAC_RXQ_CTRL_PSRQ0_SHIFT)) & ENET_QOS_MAC_RXQ_CTRL_PSRQ0_MASK)
33417 #define ENET_QOS_MAC_RXQ_CTRL_PSRQ0_MASK (0xFFU) macro33420 …int32_t)(((uint32_t)(x)) << ENET_QOS_MAC_RXQ_CTRL_PSRQ0_SHIFT)) & ENET_QOS_MAC_RXQ_CTRL_PSRQ0_MASK)
35046 #define ENET_QOS_MAC_RXQ_CTRL_PSRQ0_MASK (0xFFU) macro35050 …int32_t)(((uint32_t)(x)) << ENET_QOS_MAC_RXQ_CTRL_PSRQ0_SHIFT)) & ENET_QOS_MAC_RXQ_CTRL_PSRQ0_MASK)
19566 #define ENET_QOS_MAC_RXQ_CTRL_PSRQ0_MASK (0xFFU) macro19569 …int32_t)(((uint32_t)(x)) << ENET_QOS_MAC_RXQ_CTRL_PSRQ0_SHIFT)) & ENET_QOS_MAC_RXQ_CTRL_PSRQ0_MASK)
22468 #define ENET_QOS_MAC_RXQ_CTRL_PSRQ0_MASK (0xFFU) macro22471 …int32_t)(((uint32_t)(x)) << ENET_QOS_MAC_RXQ_CTRL_PSRQ0_SHIFT)) & ENET_QOS_MAC_RXQ_CTRL_PSRQ0_MASK)