Home
last modified time | relevance | path

Searched refs:ENET_QOS_MAC_RXQ_CTRL4_UFFQE_MASK (Results 1 – 11 of 11) sorted by relevance

/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT1176/
DMIMXRT1176_cm7.h37821 #define ENET_QOS_MAC_RXQ_CTRL4_UFFQE_MASK (0x1U) macro
37827 …t32_t)(((uint32_t)(x)) << ENET_QOS_MAC_RXQ_CTRL4_UFFQE_SHIFT)) & ENET_QOS_MAC_RXQ_CTRL4_UFFQE_MASK)
DMIMXRT1176_cm4.h37819 #define ENET_QOS_MAC_RXQ_CTRL4_UFFQE_MASK (0x1U) macro
37825 …t32_t)(((uint32_t)(x)) << ENET_QOS_MAC_RXQ_CTRL4_UFFQE_SHIFT)) & ENET_QOS_MAC_RXQ_CTRL4_UFFQE_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8ML6/
DMIMX8ML6_cm7.h34922 #define ENET_QOS_MAC_RXQ_CTRL4_UFFQE_MASK (0x1U) macro
34928 …t32_t)(((uint32_t)(x)) << ENET_QOS_MAC_RXQ_CTRL4_UFFQE_SHIFT)) & ENET_QOS_MAC_RXQ_CTRL4_UFFQE_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8ML4/
DMIMX8ML4_cm7.h34922 #define ENET_QOS_MAC_RXQ_CTRL4_UFFQE_MASK (0x1U) macro
34928 …t32_t)(((uint32_t)(x)) << ENET_QOS_MAC_RXQ_CTRL4_UFFQE_SHIFT)) & ENET_QOS_MAC_RXQ_CTRL4_UFFQE_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8ML3/
DMIMX8ML3_cm7.h34922 #define ENET_QOS_MAC_RXQ_CTRL4_UFFQE_MASK (0x1U) macro
34928 …t32_t)(((uint32_t)(x)) << ENET_QOS_MAC_RXQ_CTRL4_UFFQE_SHIFT)) & ENET_QOS_MAC_RXQ_CTRL4_UFFQE_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX9131/
DMIMX9131.h20433 #define ENET_QOS_MAC_RXQ_CTRL4_UFFQE_MASK (0x1U) macro
20439 …t32_t)(((uint32_t)(x)) << ENET_QOS_MAC_RXQ_CTRL4_UFFQE_SHIFT)) & ENET_QOS_MAC_RXQ_CTRL4_UFFQE_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8ML8/
DMIMX8ML8_dsp.h33327 #define ENET_QOS_MAC_RXQ_CTRL4_UFFQE_MASK (0x1U) macro
33333 …t32_t)(((uint32_t)(x)) << ENET_QOS_MAC_RXQ_CTRL4_UFFQE_SHIFT)) & ENET_QOS_MAC_RXQ_CTRL4_UFFQE_MASK)
DMIMX8ML8_cm7.h34922 #define ENET_QOS_MAC_RXQ_CTRL4_UFFQE_MASK (0x1U) macro
34928 …t32_t)(((uint32_t)(x)) << ENET_QOS_MAC_RXQ_CTRL4_UFFQE_SHIFT)) & ENET_QOS_MAC_RXQ_CTRL4_UFFQE_MASK)
DMIMX8ML8_ca53.h34948 #define ENET_QOS_MAC_RXQ_CTRL4_UFFQE_MASK (0x1U) macro
34954 …t32_t)(((uint32_t)(x)) << ENET_QOS_MAC_RXQ_CTRL4_UFFQE_SHIFT)) & ENET_QOS_MAC_RXQ_CTRL4_UFFQE_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX9352/
DMIMX9352_cm33.h19476 #define ENET_QOS_MAC_RXQ_CTRL4_UFFQE_MASK (0x1U) macro
19482 …t32_t)(((uint32_t)(x)) << ENET_QOS_MAC_RXQ_CTRL4_UFFQE_SHIFT)) & ENET_QOS_MAC_RXQ_CTRL4_UFFQE_MASK)
DMIMX9352_ca55.h22378 #define ENET_QOS_MAC_RXQ_CTRL4_UFFQE_MASK (0x1U) macro
22384 …t32_t)(((uint32_t)(x)) << ENET_QOS_MAC_RXQ_CTRL4_UFFQE_SHIFT)) & ENET_QOS_MAC_RXQ_CTRL4_UFFQE_MASK)