Home
last modified time | relevance | path

Searched refs:DMA_COMMON_ENABLECLR_CLR6_MASK (Results 1 – 9 of 9) sorted by relevance

/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT595S/
DMIMXRT595S_dsp.h7996 #define DMA_COMMON_ENABLECLR_CLR6_MASK (0x40U) macro
8002 …(((uint32_t)(((uint32_t)(x)) << DMA_COMMON_ENABLECLR_CLR6_SHIFT)) & DMA_COMMON_ENABLECLR_CLR6_MASK)
DMIMXRT595S_cm33.h14382 #define DMA_COMMON_ENABLECLR_CLR6_MASK (0x40U) macro
14388 …(((uint32_t)(((uint32_t)(x)) << DMA_COMMON_ENABLECLR_CLR6_SHIFT)) & DMA_COMMON_ENABLECLR_CLR6_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/LPC5536/
DLPC5536.h7001 #define DMA_COMMON_ENABLECLR_CLR6_MASK (0x40U) macro
7007 …(((uint32_t)(((uint32_t)(x)) << DMA_COMMON_ENABLECLR_CLR6_SHIFT)) & DMA_COMMON_ENABLECLR_CLR6_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/LPC5534/
DLPC5534.h7001 #define DMA_COMMON_ENABLECLR_CLR6_MASK (0x40U) macro
7007 …(((uint32_t)(((uint32_t)(x)) << DMA_COMMON_ENABLECLR_CLR6_SHIFT)) & DMA_COMMON_ENABLECLR_CLR6_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT533S/
DMIMXRT533S.h14378 #define DMA_COMMON_ENABLECLR_CLR6_MASK (0x40U) macro
14384 …(((uint32_t)(((uint32_t)(x)) << DMA_COMMON_ENABLECLR_CLR6_SHIFT)) & DMA_COMMON_ENABLECLR_CLR6_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT555S/
DMIMXRT555S.h14381 #define DMA_COMMON_ENABLECLR_CLR6_MASK (0x40U) macro
14387 …(((uint32_t)(((uint32_t)(x)) << DMA_COMMON_ENABLECLR_CLR6_SHIFT)) & DMA_COMMON_ENABLECLR_CLR6_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/LPC55S36/
DLPC55S36.h7000 #define DMA_COMMON_ENABLECLR_CLR6_MASK (0x40U) macro
7006 …(((uint32_t)(((uint32_t)(x)) << DMA_COMMON_ENABLECLR_CLR6_SHIFT)) & DMA_COMMON_ENABLECLR_CLR6_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/RW610/
DRW610.h24259 #define DMA_COMMON_ENABLECLR_CLR6_MASK (0x40U) macro
24265 …(((uint32_t)(((uint32_t)(x)) << DMA_COMMON_ENABLECLR_CLR6_SHIFT)) & DMA_COMMON_ENABLECLR_CLR6_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/RW612/
DRW612.h24259 #define DMA_COMMON_ENABLECLR_CLR6_MASK (0x40U) macro
24265 …(((uint32_t)(((uint32_t)(x)) << DMA_COMMON_ENABLECLR_CLR6_SHIFT)) & DMA_COMMON_ENABLECLR_CLR6_MASK)