Home
last modified time | relevance | path

Searched refs:DMA_COMMON_ENABLECLR1_CLR35_MASK (Results 1 – 7 of 7) sorted by relevance

/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT595S/
DMIMXRT595S_dsp.h8235 #define DMA_COMMON_ENABLECLR1_CLR35_MASK (0x8U) macro
8241 …int32_t)(((uint32_t)(x)) << DMA_COMMON_ENABLECLR1_CLR35_SHIFT)) & DMA_COMMON_ENABLECLR1_CLR35_MASK)
DMIMXRT595S_cm33.h14621 #define DMA_COMMON_ENABLECLR1_CLR35_MASK (0x8U) macro
14627 …int32_t)(((uint32_t)(x)) << DMA_COMMON_ENABLECLR1_CLR35_SHIFT)) & DMA_COMMON_ENABLECLR1_CLR35_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/LPC5536/
DLPC5536.h7240 #define DMA_COMMON_ENABLECLR1_CLR35_MASK (0x8U) macro
7246 …int32_t)(((uint32_t)(x)) << DMA_COMMON_ENABLECLR1_CLR35_SHIFT)) & DMA_COMMON_ENABLECLR1_CLR35_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/LPC5534/
DLPC5534.h7240 #define DMA_COMMON_ENABLECLR1_CLR35_MASK (0x8U) macro
7246 …int32_t)(((uint32_t)(x)) << DMA_COMMON_ENABLECLR1_CLR35_SHIFT)) & DMA_COMMON_ENABLECLR1_CLR35_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT533S/
DMIMXRT533S.h14617 #define DMA_COMMON_ENABLECLR1_CLR35_MASK (0x8U) macro
14623 …int32_t)(((uint32_t)(x)) << DMA_COMMON_ENABLECLR1_CLR35_SHIFT)) & DMA_COMMON_ENABLECLR1_CLR35_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT555S/
DMIMXRT555S.h14620 #define DMA_COMMON_ENABLECLR1_CLR35_MASK (0x8U) macro
14626 …int32_t)(((uint32_t)(x)) << DMA_COMMON_ENABLECLR1_CLR35_SHIFT)) & DMA_COMMON_ENABLECLR1_CLR35_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/LPC55S36/
DLPC55S36.h7239 #define DMA_COMMON_ENABLECLR1_CLR35_MASK (0x8U) macro
7245 …int32_t)(((uint32_t)(x)) << DMA_COMMON_ENABLECLR1_CLR35_SHIFT)) & DMA_COMMON_ENABLECLR1_CLR35_MASK)