Home
last modified time | relevance | path

Searched refs:DIGTMP_PPR_TPP2_MASK (Results 1 – 10 of 10) sorted by relevance

/hal_nxp-latest/mcux/mcux-sdk/devices/MCXN236/
DMCXN236.h11893 #define DIGTMP_PPR_TPP2_MASK (0x4U) macro
11899 … (((uint32_t)(((uint32_t)(x)) << DIGTMP_PPR_TPP2_SHIFT)) & DIGTMP_PPR_TPP2_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXN235/
DMCXN235.h11863 #define DIGTMP_PPR_TPP2_MASK (0x4U) macro
11869 … (((uint32_t)(((uint32_t)(x)) << DIGTMP_PPR_TPP2_SHIFT)) & DIGTMP_PPR_TPP2_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXN546/
DMCXN546_cm33_core0.h14177 #define DIGTMP_PPR_TPP2_MASK (0x4U) macro
14183 … (((uint32_t)(((uint32_t)(x)) << DIGTMP_PPR_TPP2_SHIFT)) & DIGTMP_PPR_TPP2_MASK)
DMCXN546_cm33_core1.h14177 #define DIGTMP_PPR_TPP2_MASK (0x4U) macro
14183 … (((uint32_t)(((uint32_t)(x)) << DIGTMP_PPR_TPP2_SHIFT)) & DIGTMP_PPR_TPP2_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXN547/
DMCXN547_cm33_core0.h14177 #define DIGTMP_PPR_TPP2_MASK (0x4U) macro
14183 … (((uint32_t)(((uint32_t)(x)) << DIGTMP_PPR_TPP2_SHIFT)) & DIGTMP_PPR_TPP2_MASK)
DMCXN547_cm33_core1.h14177 #define DIGTMP_PPR_TPP2_MASK (0x4U) macro
14183 … (((uint32_t)(((uint32_t)(x)) << DIGTMP_PPR_TPP2_SHIFT)) & DIGTMP_PPR_TPP2_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXN947/
DMCXN947_cm33_core1.h14223 #define DIGTMP_PPR_TPP2_MASK (0x4U) macro
14229 … (((uint32_t)(((uint32_t)(x)) << DIGTMP_PPR_TPP2_SHIFT)) & DIGTMP_PPR_TPP2_MASK)
DMCXN947_cm33_core0.h14223 #define DIGTMP_PPR_TPP2_MASK (0x4U) macro
14229 … (((uint32_t)(((uint32_t)(x)) << DIGTMP_PPR_TPP2_SHIFT)) & DIGTMP_PPR_TPP2_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXN946/
DMCXN946_cm33_core0.h14223 #define DIGTMP_PPR_TPP2_MASK (0x4U) macro
14229 … (((uint32_t)(((uint32_t)(x)) << DIGTMP_PPR_TPP2_SHIFT)) & DIGTMP_PPR_TPP2_MASK)
DMCXN946_cm33_core1.h14223 #define DIGTMP_PPR_TPP2_MASK (0x4U) macro
14229 … (((uint32_t)(((uint32_t)(x)) << DIGTMP_PPR_TPP2_SHIFT)) & DIGTMP_PPR_TPP2_MASK)