Home
last modified time | relevance | path

Searched refs:DIGTMP_PDR_TPD1_MASK (Results 1 – 10 of 10) sorted by relevance

/hal_nxp-latest/mcux/mcux-sdk/devices/MCXN236/
DMCXN236.h11753 #define DIGTMP_PDR_TPD1_MASK (0x2U) macro
11759 … (((uint32_t)(((uint32_t)(x)) << DIGTMP_PDR_TPD1_SHIFT)) & DIGTMP_PDR_TPD1_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXN235/
DMCXN235.h11723 #define DIGTMP_PDR_TPD1_MASK (0x2U) macro
11729 … (((uint32_t)(((uint32_t)(x)) << DIGTMP_PDR_TPD1_SHIFT)) & DIGTMP_PDR_TPD1_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXN546/
DMCXN546_cm33_core0.h14037 #define DIGTMP_PDR_TPD1_MASK (0x2U) macro
14043 … (((uint32_t)(((uint32_t)(x)) << DIGTMP_PDR_TPD1_SHIFT)) & DIGTMP_PDR_TPD1_MASK)
DMCXN546_cm33_core1.h14037 #define DIGTMP_PDR_TPD1_MASK (0x2U) macro
14043 … (((uint32_t)(((uint32_t)(x)) << DIGTMP_PDR_TPD1_SHIFT)) & DIGTMP_PDR_TPD1_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXN547/
DMCXN547_cm33_core0.h14037 #define DIGTMP_PDR_TPD1_MASK (0x2U) macro
14043 … (((uint32_t)(((uint32_t)(x)) << DIGTMP_PDR_TPD1_SHIFT)) & DIGTMP_PDR_TPD1_MASK)
DMCXN547_cm33_core1.h14037 #define DIGTMP_PDR_TPD1_MASK (0x2U) macro
14043 … (((uint32_t)(((uint32_t)(x)) << DIGTMP_PDR_TPD1_SHIFT)) & DIGTMP_PDR_TPD1_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXN947/
DMCXN947_cm33_core1.h14083 #define DIGTMP_PDR_TPD1_MASK (0x2U) macro
14089 … (((uint32_t)(((uint32_t)(x)) << DIGTMP_PDR_TPD1_SHIFT)) & DIGTMP_PDR_TPD1_MASK)
DMCXN947_cm33_core0.h14083 #define DIGTMP_PDR_TPD1_MASK (0x2U) macro
14089 … (((uint32_t)(((uint32_t)(x)) << DIGTMP_PDR_TPD1_SHIFT)) & DIGTMP_PDR_TPD1_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MCXN946/
DMCXN946_cm33_core0.h14083 #define DIGTMP_PDR_TPD1_MASK (0x2U) macro
14089 … (((uint32_t)(((uint32_t)(x)) << DIGTMP_PDR_TPD1_SHIFT)) & DIGTMP_PDR_TPD1_MASK)
DMCXN946_cm33_core1.h14083 #define DIGTMP_PDR_TPD1_MASK (0x2U) macro
14089 … (((uint32_t)(((uint32_t)(x)) << DIGTMP_PDR_TPD1_SHIFT)) & DIGTMP_PDR_TPD1_MASK)