| /hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8MN5/ |
| D | MIMX8MN5_cm7.h | 12819 #define DDRC_RFSHCTL0_SHADOW_refresh_burst_MASK (0x1F0U) macro 12836 …t32_t)(x)) << DDRC_RFSHCTL0_SHADOW_refresh_burst_SHIFT)) & DDRC_RFSHCTL0_SHADOW_refresh_burst_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8MN2/ |
| D | MIMX8MN2_cm7.h | 12817 #define DDRC_RFSHCTL0_SHADOW_refresh_burst_MASK (0x1F0U) macro 12834 …t32_t)(x)) << DDRC_RFSHCTL0_SHADOW_refresh_burst_SHIFT)) & DDRC_RFSHCTL0_SHADOW_refresh_burst_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8MN4/ |
| D | MIMX8MN4_cm7.h | 12817 #define DDRC_RFSHCTL0_SHADOW_refresh_burst_MASK (0x1F0U) macro 12834 …t32_t)(x)) << DDRC_RFSHCTL0_SHADOW_refresh_burst_SHIFT)) & DDRC_RFSHCTL0_SHADOW_refresh_burst_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8MN3/ |
| D | MIMX8MN3_cm7.h | 12819 #define DDRC_RFSHCTL0_SHADOW_refresh_burst_MASK (0x1F0U) macro 12836 …t32_t)(x)) << DDRC_RFSHCTL0_SHADOW_refresh_burst_SHIFT)) & DDRC_RFSHCTL0_SHADOW_refresh_burst_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8MN1/ |
| D | MIMX8MN1_cm7.h | 12819 #define DDRC_RFSHCTL0_SHADOW_refresh_burst_MASK (0x1F0U) macro 12836 …t32_t)(x)) << DDRC_RFSHCTL0_SHADOW_refresh_burst_SHIFT)) & DDRC_RFSHCTL0_SHADOW_refresh_burst_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8MN6/ |
| D | MIMX8MN6_cm7.h | 12817 #define DDRC_RFSHCTL0_SHADOW_refresh_burst_MASK (0x1F0U) macro 12834 …t32_t)(x)) << DDRC_RFSHCTL0_SHADOW_refresh_burst_SHIFT)) & DDRC_RFSHCTL0_SHADOW_refresh_burst_MASK)
|
| D | MIMX8MN6_ca53.h | 12846 #define DDRC_RFSHCTL0_SHADOW_refresh_burst_MASK (0x1F0U) macro 12863 …t32_t)(x)) << DDRC_RFSHCTL0_SHADOW_refresh_burst_SHIFT)) & DDRC_RFSHCTL0_SHADOW_refresh_burst_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8MQ5/ |
| D | MIMX8MQ5_cm4.h | 16121 #define DDRC_RFSHCTL0_SHADOW_refresh_burst_MASK (0x1F0U) macro 16138 …t32_t)(x)) << DDRC_RFSHCTL0_SHADOW_refresh_burst_SHIFT)) & DDRC_RFSHCTL0_SHADOW_refresh_burst_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8MD7/ |
| D | MIMX8MD7_cm4.h | 16121 #define DDRC_RFSHCTL0_SHADOW_refresh_burst_MASK (0x1F0U) macro 16138 …t32_t)(x)) << DDRC_RFSHCTL0_SHADOW_refresh_burst_SHIFT)) & DDRC_RFSHCTL0_SHADOW_refresh_burst_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8MD6/ |
| D | MIMX8MD6_cm4.h | 16121 #define DDRC_RFSHCTL0_SHADOW_refresh_burst_MASK (0x1F0U) macro 16138 …t32_t)(x)) << DDRC_RFSHCTL0_SHADOW_refresh_burst_SHIFT)) & DDRC_RFSHCTL0_SHADOW_refresh_burst_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8MQ6/ |
| D | MIMX8MQ6_cm4.h | 16121 #define DDRC_RFSHCTL0_SHADOW_refresh_burst_MASK (0x1F0U) macro 16138 …t32_t)(x)) << DDRC_RFSHCTL0_SHADOW_refresh_burst_SHIFT)) & DDRC_RFSHCTL0_SHADOW_refresh_burst_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8MQ7/ |
| D | MIMX8MQ7_cm4.h | 16121 #define DDRC_RFSHCTL0_SHADOW_refresh_burst_MASK (0x1F0U) macro 16138 …t32_t)(x)) << DDRC_RFSHCTL0_SHADOW_refresh_burst_SHIFT)) & DDRC_RFSHCTL0_SHADOW_refresh_burst_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8MM3/ |
| D | MIMX8MM3_cm4.h | 12640 #define DDRC_RFSHCTL0_SHADOW_refresh_burst_MASK (0x1F0U) macro 12657 …t32_t)(x)) << DDRC_RFSHCTL0_SHADOW_refresh_burst_SHIFT)) & DDRC_RFSHCTL0_SHADOW_refresh_burst_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8MM5/ |
| D | MIMX8MM5_cm4.h | 12640 #define DDRC_RFSHCTL0_SHADOW_refresh_burst_MASK (0x1F0U) macro 12657 …t32_t)(x)) << DDRC_RFSHCTL0_SHADOW_refresh_burst_SHIFT)) & DDRC_RFSHCTL0_SHADOW_refresh_burst_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8MM6/ |
| D | MIMX8MM6_cm4.h | 12640 #define DDRC_RFSHCTL0_SHADOW_refresh_burst_MASK (0x1F0U) macro 12657 …t32_t)(x)) << DDRC_RFSHCTL0_SHADOW_refresh_burst_SHIFT)) & DDRC_RFSHCTL0_SHADOW_refresh_burst_MASK)
|
| D | MIMX8MM6_ca53.h | 12664 #define DDRC_RFSHCTL0_SHADOW_refresh_burst_MASK (0x1F0U) macro 12681 …t32_t)(x)) << DDRC_RFSHCTL0_SHADOW_refresh_burst_SHIFT)) & DDRC_RFSHCTL0_SHADOW_refresh_burst_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8MM1/ |
| D | MIMX8MM1_cm4.h | 12640 #define DDRC_RFSHCTL0_SHADOW_refresh_burst_MASK (0x1F0U) macro 12657 …t32_t)(x)) << DDRC_RFSHCTL0_SHADOW_refresh_burst_SHIFT)) & DDRC_RFSHCTL0_SHADOW_refresh_burst_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8MM2/ |
| D | MIMX8MM2_cm4.h | 12640 #define DDRC_RFSHCTL0_SHADOW_refresh_burst_MASK (0x1F0U) macro 12657 …t32_t)(x)) << DDRC_RFSHCTL0_SHADOW_refresh_burst_SHIFT)) & DDRC_RFSHCTL0_SHADOW_refresh_burst_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8MM4/ |
| D | MIMX8MM4_cm4.h | 12640 #define DDRC_RFSHCTL0_SHADOW_refresh_burst_MASK (0x1F0U) macro 12657 …t32_t)(x)) << DDRC_RFSHCTL0_SHADOW_refresh_burst_SHIFT)) & DDRC_RFSHCTL0_SHADOW_refresh_burst_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8QX2/ |
| D | MIMX8QX2_cm4.h | 12149 #define DDRC_RFSHCTL0_SHADOW_refresh_burst_MASK (0x1F0U) macro 12166 …t32_t)(x)) << DDRC_RFSHCTL0_SHADOW_refresh_burst_SHIFT)) & DDRC_RFSHCTL0_SHADOW_refresh_burst_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8QX1/ |
| D | MIMX8QX1_cm4.h | 12149 #define DDRC_RFSHCTL0_SHADOW_refresh_burst_MASK (0x1F0U) macro 12166 …t32_t)(x)) << DDRC_RFSHCTL0_SHADOW_refresh_burst_SHIFT)) & DDRC_RFSHCTL0_SHADOW_refresh_burst_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8DX1/ |
| D | MIMX8DX1_cm4.h | 12149 #define DDRC_RFSHCTL0_SHADOW_refresh_burst_MASK (0x1F0U) macro 12166 …t32_t)(x)) << DDRC_RFSHCTL0_SHADOW_refresh_burst_SHIFT)) & DDRC_RFSHCTL0_SHADOW_refresh_burst_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8DX2/ |
| D | MIMX8DX2_cm4.h | 12149 #define DDRC_RFSHCTL0_SHADOW_refresh_burst_MASK (0x1F0U) macro 12166 …t32_t)(x)) << DDRC_RFSHCTL0_SHADOW_refresh_burst_SHIFT)) & DDRC_RFSHCTL0_SHADOW_refresh_burst_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8QX3/ |
| D | MIMX8QX3_cm4.h | 12147 #define DDRC_RFSHCTL0_SHADOW_refresh_burst_MASK (0x1F0U) macro 12164 …t32_t)(x)) << DDRC_RFSHCTL0_SHADOW_refresh_burst_SHIFT)) & DDRC_RFSHCTL0_SHADOW_refresh_burst_MASK)
|
| /hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8DX4/ |
| D | MIMX8DX4_cm4.h | 12147 #define DDRC_RFSHCTL0_SHADOW_refresh_burst_MASK (0x1F0U) macro 12164 …t32_t)(x)) << DDRC_RFSHCTL0_SHADOW_refresh_burst_SHIFT)) & DDRC_RFSHCTL0_SHADOW_refresh_burst_MASK)
|