Home
last modified time | relevance | path

Searched refs:DDRC_POISONCFG_RD_POISON_INTR_CLR_MASK (Results 1 – 6 of 6) sorted by relevance

/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8ML6/
DMIMX8ML6_cm7.h16302 #define DDRC_POISONCFG_RD_POISON_INTR_CLR_MASK (0x1000000U) macro
16307 …int32_t)(x)) << DDRC_POISONCFG_RD_POISON_INTR_CLR_SHIFT)) & DDRC_POISONCFG_RD_POISON_INTR_CLR_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8ML4/
DMIMX8ML4_cm7.h16302 #define DDRC_POISONCFG_RD_POISON_INTR_CLR_MASK (0x1000000U) macro
16307 …int32_t)(x)) << DDRC_POISONCFG_RD_POISON_INTR_CLR_SHIFT)) & DDRC_POISONCFG_RD_POISON_INTR_CLR_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8ML3/
DMIMX8ML3_cm7.h16302 #define DDRC_POISONCFG_RD_POISON_INTR_CLR_MASK (0x1000000U) macro
16307 …int32_t)(x)) << DDRC_POISONCFG_RD_POISON_INTR_CLR_SHIFT)) & DDRC_POISONCFG_RD_POISON_INTR_CLR_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8ML8/
DMIMX8ML8_dsp.h15915 #define DDRC_POISONCFG_RD_POISON_INTR_CLR_MASK (0x1000000U) macro
15920 …int32_t)(x)) << DDRC_POISONCFG_RD_POISON_INTR_CLR_SHIFT)) & DDRC_POISONCFG_RD_POISON_INTR_CLR_MASK)
DMIMX8ML8_cm7.h16302 #define DDRC_POISONCFG_RD_POISON_INTR_CLR_MASK (0x1000000U) macro
16307 …int32_t)(x)) << DDRC_POISONCFG_RD_POISON_INTR_CLR_SHIFT)) & DDRC_POISONCFG_RD_POISON_INTR_CLR_MASK)
DMIMX8ML8_ca53.h16329 #define DDRC_POISONCFG_RD_POISON_INTR_CLR_MASK (0x1000000U) macro
16334 …int32_t)(x)) << DDRC_POISONCFG_RD_POISON_INTR_CLR_SHIFT)) & DDRC_POISONCFG_RD_POISON_INTR_CLR_MASK)