Home
last modified time | relevance | path

Searched refs:DDRC_ODTMAP_RANK1_WR_ODT_MASK (Results 1 – 7 of 7) sorted by relevance

/hal_nxp-latest/imx/devices/MCIMX7D/
DMCIMX7D_M4.h11201 #define DDRC_ODTMAP_RANK1_WR_ODT_MASK 0xF00u macro
11203 … (((uint32_t)(((uint32_t)(x))<<DDRC_ODTMAP_RANK1_WR_ODT_SHIFT))&DDRC_ODTMAP_RANK1_WR_ODT_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8ML6/
DMIMX8ML6_cm7.h15846 #define DDRC_ODTMAP_RANK1_WR_ODT_MASK (0x300U) macro
15853 … (((uint32_t)(((uint32_t)(x)) << DDRC_ODTMAP_RANK1_WR_ODT_SHIFT)) & DDRC_ODTMAP_RANK1_WR_ODT_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8ML4/
DMIMX8ML4_cm7.h15846 #define DDRC_ODTMAP_RANK1_WR_ODT_MASK (0x300U) macro
15853 … (((uint32_t)(((uint32_t)(x)) << DDRC_ODTMAP_RANK1_WR_ODT_SHIFT)) & DDRC_ODTMAP_RANK1_WR_ODT_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8ML3/
DMIMX8ML3_cm7.h15846 #define DDRC_ODTMAP_RANK1_WR_ODT_MASK (0x300U) macro
15853 … (((uint32_t)(((uint32_t)(x)) << DDRC_ODTMAP_RANK1_WR_ODT_SHIFT)) & DDRC_ODTMAP_RANK1_WR_ODT_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMX8ML8/
DMIMX8ML8_dsp.h15470 #define DDRC_ODTMAP_RANK1_WR_ODT_MASK (0x300U) macro
15477 … (((uint32_t)(((uint32_t)(x)) << DDRC_ODTMAP_RANK1_WR_ODT_SHIFT)) & DDRC_ODTMAP_RANK1_WR_ODT_MASK)
DMIMX8ML8_cm7.h15846 #define DDRC_ODTMAP_RANK1_WR_ODT_MASK (0x300U) macro
15853 … (((uint32_t)(((uint32_t)(x)) << DDRC_ODTMAP_RANK1_WR_ODT_SHIFT)) & DDRC_ODTMAP_RANK1_WR_ODT_MASK)
DMIMX8ML8_ca53.h15873 #define DDRC_ODTMAP_RANK1_WR_ODT_MASK (0x300U) macro
15880 … (((uint32_t)(((uint32_t)(x)) << DDRC_ODTMAP_RANK1_WR_ODT_SHIFT)) & DDRC_ODTMAP_RANK1_WR_ODT_MASK)