Home
last modified time | relevance | path

Searched refs:CMP_C0_OFFSET_MASK (Results 1 – 23 of 23) sorted by relevance

/hal_nxp-latest/s32/drivers/s32k1/BaseNXP/header/
DS32K144W_CMP.h108 #define CMP_C0_OFFSET_MASK (0x4U) macro
111 … (((uint32_t)(((uint32_t)(x)) << CMP_C0_OFFSET_SHIFT)) & CMP_C0_OFFSET_MASK)
DS32K116_CMP.h108 #define CMP_C0_OFFSET_MASK (0x4U) macro
111 … (((uint32_t)(((uint32_t)(x)) << CMP_C0_OFFSET_SHIFT)) & CMP_C0_OFFSET_MASK)
DS32K118_CMP.h108 #define CMP_C0_OFFSET_MASK (0x4U) macro
111 … (((uint32_t)(((uint32_t)(x)) << CMP_C0_OFFSET_SHIFT)) & CMP_C0_OFFSET_MASK)
DS32K146_CMP.h108 #define CMP_C0_OFFSET_MASK (0x4U) macro
111 … (((uint32_t)(((uint32_t)(x)) << CMP_C0_OFFSET_SHIFT)) & CMP_C0_OFFSET_MASK)
DS32K142_CMP.h108 #define CMP_C0_OFFSET_MASK (0x4U) macro
111 … (((uint32_t)(((uint32_t)(x)) << CMP_C0_OFFSET_SHIFT)) & CMP_C0_OFFSET_MASK)
DS32K142W_CMP.h108 #define CMP_C0_OFFSET_MASK (0x4U) macro
111 … (((uint32_t)(((uint32_t)(x)) << CMP_C0_OFFSET_SHIFT)) & CMP_C0_OFFSET_MASK)
DS32K148_CMP.h108 #define CMP_C0_OFFSET_MASK (0x4U) macro
111 … (((uint32_t)(((uint32_t)(x)) << CMP_C0_OFFSET_SHIFT)) & CMP_C0_OFFSET_MASK)
DS32K144_CMP.h108 #define CMP_C0_OFFSET_MASK (0x4U) macro
111 … (((uint32_t)(((uint32_t)(x)) << CMP_C0_OFFSET_SHIFT)) & CMP_C0_OFFSET_MASK)
/hal_nxp-latest/mcux/mcux-sdk/drivers/acmp/
Dfsl_acmp.c93 tmp32 &= ~CMP_C0_OFFSET_MASK; in ACMP_Init()
/hal_nxp-latest/mcux/mcux-sdk/devices/MKE14Z4/
DMKE14Z4.h777 #define CMP_C0_OFFSET_MASK (0x4U) macro
783 … (((uint32_t)(((uint32_t)(x)) << CMP_C0_OFFSET_SHIFT)) & CMP_C0_OFFSET_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKE15Z4/
DMKE15Z4.h778 #define CMP_C0_OFFSET_MASK (0x4U) macro
784 … (((uint32_t)(((uint32_t)(x)) << CMP_C0_OFFSET_SHIFT)) & CMP_C0_OFFSET_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKE16Z4/
DMKE16Z4.h776 #define CMP_C0_OFFSET_MASK (0x4U) macro
782 … (((uint32_t)(((uint32_t)(x)) << CMP_C0_OFFSET_SHIFT)) & CMP_C0_OFFSET_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKE12Z7/
DMKE12Z7.h935 #define CMP_C0_OFFSET_MASK (0x4U) macro
941 … (((uint32_t)(((uint32_t)(x)) << CMP_C0_OFFSET_SHIFT)) & CMP_C0_OFFSET_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKE12Z9/
DMKE12Z9.h943 #define CMP_C0_OFFSET_MASK (0x4U) macro
949 … (((uint32_t)(((uint32_t)(x)) << CMP_C0_OFFSET_SHIFT)) & CMP_C0_OFFSET_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKE17Z7/
DMKE17Z7.h937 #define CMP_C0_OFFSET_MASK (0x4U) macro
943 … (((uint32_t)(((uint32_t)(x)) << CMP_C0_OFFSET_SHIFT)) & CMP_C0_OFFSET_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKE13Z7/
DMKE13Z7.h936 #define CMP_C0_OFFSET_MASK (0x4U) macro
942 … (((uint32_t)(((uint32_t)(x)) << CMP_C0_OFFSET_SHIFT)) & CMP_C0_OFFSET_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKE14Z7/
DMKE14Z7.h895 #define CMP_C0_OFFSET_MASK (0x4U) macro
901 … (((uint32_t)(((uint32_t)(x)) << CMP_C0_OFFSET_SHIFT)) & CMP_C0_OFFSET_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKE17Z9/
DMKE17Z9.h945 #define CMP_C0_OFFSET_MASK (0x4U) macro
951 … (((uint32_t)(((uint32_t)(x)) << CMP_C0_OFFSET_SHIFT)) & CMP_C0_OFFSET_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKE15Z7/
DMKE15Z7.h896 #define CMP_C0_OFFSET_MASK (0x4U) macro
902 … (((uint32_t)(((uint32_t)(x)) << CMP_C0_OFFSET_SHIFT)) & CMP_C0_OFFSET_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKE13Z9/
DMKE13Z9.h944 #define CMP_C0_OFFSET_MASK (0x4U) macro
950 … (((uint32_t)(((uint32_t)(x)) << CMP_C0_OFFSET_SHIFT)) & CMP_C0_OFFSET_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKE14F16/
DMKE14F16.h1638 #define CMP_C0_OFFSET_MASK (0x4U) macro
1644 … (((uint32_t)(((uint32_t)(x)) << CMP_C0_OFFSET_SHIFT)) & CMP_C0_OFFSET_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKE18F16/
DMKE18F16.h2640 #define CMP_C0_OFFSET_MASK (0x4U) macro
2646 … (((uint32_t)(((uint32_t)(x)) << CMP_C0_OFFSET_SHIFT)) & CMP_C0_OFFSET_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MKE16F16/
DMKE16F16.h2636 #define CMP_C0_OFFSET_MASK (0x4U) macro
2642 … (((uint32_t)(((uint32_t)(x)) << CMP_C0_OFFSET_SHIFT)) & CMP_C0_OFFSET_MASK)