Home
last modified time | relevance | path

Searched refs:CLKCTL4_PSCCTL0_SENS_CLR_SYSCON4_MASK (Results 1 – 13 of 13) sorted by relevance

/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT735S/
DMIMXRT735S_hifi1.h16584 #define CLKCTL4_PSCCTL0_SENS_CLR_SYSCON4_MASK (0x800000U) macro
16590 …(uint32_t)(x)) << CLKCTL4_PSCCTL0_SENS_CLR_SYSCON4_SHIFT)) & CLKCTL4_PSCCTL0_SENS_CLR_SYSCON4_MASK)
DMIMXRT735S_cm33_core1.h16620 #define CLKCTL4_PSCCTL0_SENS_CLR_SYSCON4_MASK (0x800000U) macro
16626 …(uint32_t)(x)) << CLKCTL4_PSCCTL0_SENS_CLR_SYSCON4_SHIFT)) & CLKCTL4_PSCCTL0_SENS_CLR_SYSCON4_MASK)
DMIMXRT735S_ezhv.h26097 #define CLKCTL4_PSCCTL0_SENS_CLR_SYSCON4_MASK (0x800000U) macro
26103 …(uint32_t)(x)) << CLKCTL4_PSCCTL0_SENS_CLR_SYSCON4_SHIFT)) & CLKCTL4_PSCCTL0_SENS_CLR_SYSCON4_MASK)
DMIMXRT735S_cm33_core0.h25394 #define CLKCTL4_PSCCTL0_SENS_CLR_SYSCON4_MASK (0x800000U) macro
25400 …(uint32_t)(x)) << CLKCTL4_PSCCTL0_SENS_CLR_SYSCON4_SHIFT)) & CLKCTL4_PSCCTL0_SENS_CLR_SYSCON4_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT758S/
DMIMXRT758S_cm33_core1.h16620 #define CLKCTL4_PSCCTL0_SENS_CLR_SYSCON4_MASK (0x800000U) macro
16626 …(uint32_t)(x)) << CLKCTL4_PSCCTL0_SENS_CLR_SYSCON4_SHIFT)) & CLKCTL4_PSCCTL0_SENS_CLR_SYSCON4_MASK)
DMIMXRT758S_hifi1.h16584 #define CLKCTL4_PSCCTL0_SENS_CLR_SYSCON4_MASK (0x800000U) macro
16590 …(uint32_t)(x)) << CLKCTL4_PSCCTL0_SENS_CLR_SYSCON4_SHIFT)) & CLKCTL4_PSCCTL0_SENS_CLR_SYSCON4_MASK)
DMIMXRT758S_cm33_core0.h25394 #define CLKCTL4_PSCCTL0_SENS_CLR_SYSCON4_MASK (0x800000U) macro
25400 …(uint32_t)(x)) << CLKCTL4_PSCCTL0_SENS_CLR_SYSCON4_SHIFT)) & CLKCTL4_PSCCTL0_SENS_CLR_SYSCON4_MASK)
DMIMXRT758S_ezhv.h26097 #define CLKCTL4_PSCCTL0_SENS_CLR_SYSCON4_MASK (0x800000U) macro
26103 …(uint32_t)(x)) << CLKCTL4_PSCCTL0_SENS_CLR_SYSCON4_SHIFT)) & CLKCTL4_PSCCTL0_SENS_CLR_SYSCON4_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT798S/
DMIMXRT798S_hifi1.h16584 #define CLKCTL4_PSCCTL0_SENS_CLR_SYSCON4_MASK (0x800000U) macro
16590 …(uint32_t)(x)) << CLKCTL4_PSCCTL0_SENS_CLR_SYSCON4_SHIFT)) & CLKCTL4_PSCCTL0_SENS_CLR_SYSCON4_MASK)
DMIMXRT798S_cm33_core1.h16620 #define CLKCTL4_PSCCTL0_SENS_CLR_SYSCON4_MASK (0x800000U) macro
16626 …(uint32_t)(x)) << CLKCTL4_PSCCTL0_SENS_CLR_SYSCON4_SHIFT)) & CLKCTL4_PSCCTL0_SENS_CLR_SYSCON4_MASK)
DMIMXRT798S_hifi4.h25333 #define CLKCTL4_PSCCTL0_SENS_CLR_SYSCON4_MASK (0x800000U) macro
25339 …(uint32_t)(x)) << CLKCTL4_PSCCTL0_SENS_CLR_SYSCON4_SHIFT)) & CLKCTL4_PSCCTL0_SENS_CLR_SYSCON4_MASK)
DMIMXRT798S_cm33_core0.h25394 #define CLKCTL4_PSCCTL0_SENS_CLR_SYSCON4_MASK (0x800000U) macro
25400 …(uint32_t)(x)) << CLKCTL4_PSCCTL0_SENS_CLR_SYSCON4_SHIFT)) & CLKCTL4_PSCCTL0_SENS_CLR_SYSCON4_MASK)
DMIMXRT798S_ezhv.h26097 #define CLKCTL4_PSCCTL0_SENS_CLR_SYSCON4_MASK (0x800000U) macro
26103 …(uint32_t)(x)) << CLKCTL4_PSCCTL0_SENS_CLR_SYSCON4_SHIFT)) & CLKCTL4_PSCCTL0_SENS_CLR_SYSCON4_MASK)