Home
last modified time | relevance | path

Searched refs:CLKCTL4_PSCCTL0_MEDIA_CLR_MMU2_MASK (Results 1 – 13 of 13) sorted by relevance

/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT735S/
DMIMXRT735S_hifi1.h15197 #define CLKCTL4_PSCCTL0_MEDIA_CLR_MMU2_MASK (0x800U) macro
15203 …t)(((uint32_t)(x)) << CLKCTL4_PSCCTL0_MEDIA_CLR_MMU2_SHIFT)) & CLKCTL4_PSCCTL0_MEDIA_CLR_MMU2_MASK)
DMIMXRT735S_cm33_core1.h15233 #define CLKCTL4_PSCCTL0_MEDIA_CLR_MMU2_MASK (0x800U) macro
15239 …t)(((uint32_t)(x)) << CLKCTL4_PSCCTL0_MEDIA_CLR_MMU2_SHIFT)) & CLKCTL4_PSCCTL0_MEDIA_CLR_MMU2_MASK)
DMIMXRT735S_ezhv.h24710 #define CLKCTL4_PSCCTL0_MEDIA_CLR_MMU2_MASK (0x800U) macro
24716 …t)(((uint32_t)(x)) << CLKCTL4_PSCCTL0_MEDIA_CLR_MMU2_SHIFT)) & CLKCTL4_PSCCTL0_MEDIA_CLR_MMU2_MASK)
DMIMXRT735S_cm33_core0.h24007 #define CLKCTL4_PSCCTL0_MEDIA_CLR_MMU2_MASK (0x800U) macro
24013 …t)(((uint32_t)(x)) << CLKCTL4_PSCCTL0_MEDIA_CLR_MMU2_SHIFT)) & CLKCTL4_PSCCTL0_MEDIA_CLR_MMU2_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT758S/
DMIMXRT758S_cm33_core1.h15233 #define CLKCTL4_PSCCTL0_MEDIA_CLR_MMU2_MASK (0x800U) macro
15239 …t)(((uint32_t)(x)) << CLKCTL4_PSCCTL0_MEDIA_CLR_MMU2_SHIFT)) & CLKCTL4_PSCCTL0_MEDIA_CLR_MMU2_MASK)
DMIMXRT758S_hifi1.h15197 #define CLKCTL4_PSCCTL0_MEDIA_CLR_MMU2_MASK (0x800U) macro
15203 …t)(((uint32_t)(x)) << CLKCTL4_PSCCTL0_MEDIA_CLR_MMU2_SHIFT)) & CLKCTL4_PSCCTL0_MEDIA_CLR_MMU2_MASK)
DMIMXRT758S_cm33_core0.h24007 #define CLKCTL4_PSCCTL0_MEDIA_CLR_MMU2_MASK (0x800U) macro
24013 …t)(((uint32_t)(x)) << CLKCTL4_PSCCTL0_MEDIA_CLR_MMU2_SHIFT)) & CLKCTL4_PSCCTL0_MEDIA_CLR_MMU2_MASK)
DMIMXRT758S_ezhv.h24710 #define CLKCTL4_PSCCTL0_MEDIA_CLR_MMU2_MASK (0x800U) macro
24716 …t)(((uint32_t)(x)) << CLKCTL4_PSCCTL0_MEDIA_CLR_MMU2_SHIFT)) & CLKCTL4_PSCCTL0_MEDIA_CLR_MMU2_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT798S/
DMIMXRT798S_hifi1.h15197 #define CLKCTL4_PSCCTL0_MEDIA_CLR_MMU2_MASK (0x800U) macro
15203 …t)(((uint32_t)(x)) << CLKCTL4_PSCCTL0_MEDIA_CLR_MMU2_SHIFT)) & CLKCTL4_PSCCTL0_MEDIA_CLR_MMU2_MASK)
DMIMXRT798S_cm33_core1.h15233 #define CLKCTL4_PSCCTL0_MEDIA_CLR_MMU2_MASK (0x800U) macro
15239 …t)(((uint32_t)(x)) << CLKCTL4_PSCCTL0_MEDIA_CLR_MMU2_SHIFT)) & CLKCTL4_PSCCTL0_MEDIA_CLR_MMU2_MASK)
DMIMXRT798S_hifi4.h23946 #define CLKCTL4_PSCCTL0_MEDIA_CLR_MMU2_MASK (0x800U) macro
23952 …t)(((uint32_t)(x)) << CLKCTL4_PSCCTL0_MEDIA_CLR_MMU2_SHIFT)) & CLKCTL4_PSCCTL0_MEDIA_CLR_MMU2_MASK)
DMIMXRT798S_cm33_core0.h24007 #define CLKCTL4_PSCCTL0_MEDIA_CLR_MMU2_MASK (0x800U) macro
24013 …t)(((uint32_t)(x)) << CLKCTL4_PSCCTL0_MEDIA_CLR_MMU2_SHIFT)) & CLKCTL4_PSCCTL0_MEDIA_CLR_MMU2_MASK)
DMIMXRT798S_ezhv.h24710 #define CLKCTL4_PSCCTL0_MEDIA_CLR_MMU2_MASK (0x800U) macro
24716 …t)(((uint32_t)(x)) << CLKCTL4_PSCCTL0_MEDIA_CLR_MMU2_SHIFT)) & CLKCTL4_PSCCTL0_MEDIA_CLR_MMU2_MASK)