Home
last modified time | relevance | path

Searched refs:CLKCTL3_PSCCTL0_SENS_CLR_MU1_SHIFT (Results 1 – 13 of 13) sorted by relevance

/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT735S/
DMIMXRT735S_hifi1.h14560 #define CLKCTL3_PSCCTL0_SENS_CLR_MU1_SHIFT (5U) macro
14565 …0_SENS_CLR_MU1(x) (((uint32_t)(((uint32_t)(x)) << CLKCTL3_PSCCTL0_SENS_CLR_MU1_SHIFT)) & …
DMIMXRT735S_cm33_core1.h14596 #define CLKCTL3_PSCCTL0_SENS_CLR_MU1_SHIFT (5U) macro
14601 …0_SENS_CLR_MU1(x) (((uint32_t)(((uint32_t)(x)) << CLKCTL3_PSCCTL0_SENS_CLR_MU1_SHIFT)) & …
DMIMXRT735S_ezhv.h24092 #define CLKCTL3_PSCCTL0_SENS_CLR_MU1_SHIFT (5U) macro
24097 …0_SENS_CLR_MU1(x) (((uint32_t)(((uint32_t)(x)) << CLKCTL3_PSCCTL0_SENS_CLR_MU1_SHIFT)) & …
DMIMXRT735S_cm33_core0.h23370 #define CLKCTL3_PSCCTL0_SENS_CLR_MU1_SHIFT (5U) macro
23375 …0_SENS_CLR_MU1(x) (((uint32_t)(((uint32_t)(x)) << CLKCTL3_PSCCTL0_SENS_CLR_MU1_SHIFT)) & …
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT758S/
DMIMXRT758S_cm33_core1.h14596 #define CLKCTL3_PSCCTL0_SENS_CLR_MU1_SHIFT (5U) macro
14601 …0_SENS_CLR_MU1(x) (((uint32_t)(((uint32_t)(x)) << CLKCTL3_PSCCTL0_SENS_CLR_MU1_SHIFT)) & …
DMIMXRT758S_hifi1.h14560 #define CLKCTL3_PSCCTL0_SENS_CLR_MU1_SHIFT (5U) macro
14565 …0_SENS_CLR_MU1(x) (((uint32_t)(((uint32_t)(x)) << CLKCTL3_PSCCTL0_SENS_CLR_MU1_SHIFT)) & …
DMIMXRT758S_cm33_core0.h23370 #define CLKCTL3_PSCCTL0_SENS_CLR_MU1_SHIFT (5U) macro
23375 …0_SENS_CLR_MU1(x) (((uint32_t)(((uint32_t)(x)) << CLKCTL3_PSCCTL0_SENS_CLR_MU1_SHIFT)) & …
DMIMXRT758S_ezhv.h24092 #define CLKCTL3_PSCCTL0_SENS_CLR_MU1_SHIFT (5U) macro
24097 …0_SENS_CLR_MU1(x) (((uint32_t)(((uint32_t)(x)) << CLKCTL3_PSCCTL0_SENS_CLR_MU1_SHIFT)) & …
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT798S/
DMIMXRT798S_hifi1.h14560 #define CLKCTL3_PSCCTL0_SENS_CLR_MU1_SHIFT (5U) macro
14565 …0_SENS_CLR_MU1(x) (((uint32_t)(((uint32_t)(x)) << CLKCTL3_PSCCTL0_SENS_CLR_MU1_SHIFT)) & …
DMIMXRT798S_cm33_core1.h14596 #define CLKCTL3_PSCCTL0_SENS_CLR_MU1_SHIFT (5U) macro
14601 …0_SENS_CLR_MU1(x) (((uint32_t)(((uint32_t)(x)) << CLKCTL3_PSCCTL0_SENS_CLR_MU1_SHIFT)) & …
DMIMXRT798S_hifi4.h23309 #define CLKCTL3_PSCCTL0_SENS_CLR_MU1_SHIFT (5U) macro
23314 …0_SENS_CLR_MU1(x) (((uint32_t)(((uint32_t)(x)) << CLKCTL3_PSCCTL0_SENS_CLR_MU1_SHIFT)) & …
DMIMXRT798S_cm33_core0.h23370 #define CLKCTL3_PSCCTL0_SENS_CLR_MU1_SHIFT (5U) macro
23375 …0_SENS_CLR_MU1(x) (((uint32_t)(((uint32_t)(x)) << CLKCTL3_PSCCTL0_SENS_CLR_MU1_SHIFT)) & …
DMIMXRT798S_ezhv.h24092 #define CLKCTL3_PSCCTL0_SENS_CLR_MU1_SHIFT (5U) macro
24097 …0_SENS_CLR_MU1(x) (((uint32_t)(((uint32_t)(x)) << CLKCTL3_PSCCTL0_SENS_CLR_MU1_SHIFT)) & …