Home
last modified time | relevance | path

Searched refs:CLKCTL3_PSCCTL0_COMP_SET_MU2_MASK (Results 1 – 13 of 13) sorted by relevance

/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT735S/
DMIMXRT735S_hifi1.h13378 #define CLKCTL3_PSCCTL0_COMP_SET_MU2_MASK (0x40U) macro
13384 …t32_t)(((uint32_t)(x)) << CLKCTL3_PSCCTL0_COMP_SET_MU2_SHIFT)) & CLKCTL3_PSCCTL0_COMP_SET_MU2_MASK)
DMIMXRT735S_cm33_core1.h13414 #define CLKCTL3_PSCCTL0_COMP_SET_MU2_MASK (0x40U) macro
13420 …t32_t)(((uint32_t)(x)) << CLKCTL3_PSCCTL0_COMP_SET_MU2_SHIFT)) & CLKCTL3_PSCCTL0_COMP_SET_MU2_MASK)
DMIMXRT735S_ezhv.h22910 #define CLKCTL3_PSCCTL0_COMP_SET_MU2_MASK (0x40U) macro
22916 …t32_t)(((uint32_t)(x)) << CLKCTL3_PSCCTL0_COMP_SET_MU2_SHIFT)) & CLKCTL3_PSCCTL0_COMP_SET_MU2_MASK)
DMIMXRT735S_cm33_core0.h22188 #define CLKCTL3_PSCCTL0_COMP_SET_MU2_MASK (0x40U) macro
22194 …t32_t)(((uint32_t)(x)) << CLKCTL3_PSCCTL0_COMP_SET_MU2_SHIFT)) & CLKCTL3_PSCCTL0_COMP_SET_MU2_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT758S/
DMIMXRT758S_cm33_core1.h13414 #define CLKCTL3_PSCCTL0_COMP_SET_MU2_MASK (0x40U) macro
13420 …t32_t)(((uint32_t)(x)) << CLKCTL3_PSCCTL0_COMP_SET_MU2_SHIFT)) & CLKCTL3_PSCCTL0_COMP_SET_MU2_MASK)
DMIMXRT758S_hifi1.h13378 #define CLKCTL3_PSCCTL0_COMP_SET_MU2_MASK (0x40U) macro
13384 …t32_t)(((uint32_t)(x)) << CLKCTL3_PSCCTL0_COMP_SET_MU2_SHIFT)) & CLKCTL3_PSCCTL0_COMP_SET_MU2_MASK)
DMIMXRT758S_cm33_core0.h22188 #define CLKCTL3_PSCCTL0_COMP_SET_MU2_MASK (0x40U) macro
22194 …t32_t)(((uint32_t)(x)) << CLKCTL3_PSCCTL0_COMP_SET_MU2_SHIFT)) & CLKCTL3_PSCCTL0_COMP_SET_MU2_MASK)
DMIMXRT758S_ezhv.h22910 #define CLKCTL3_PSCCTL0_COMP_SET_MU2_MASK (0x40U) macro
22916 …t32_t)(((uint32_t)(x)) << CLKCTL3_PSCCTL0_COMP_SET_MU2_SHIFT)) & CLKCTL3_PSCCTL0_COMP_SET_MU2_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT798S/
DMIMXRT798S_hifi1.h13378 #define CLKCTL3_PSCCTL0_COMP_SET_MU2_MASK (0x40U) macro
13384 …t32_t)(((uint32_t)(x)) << CLKCTL3_PSCCTL0_COMP_SET_MU2_SHIFT)) & CLKCTL3_PSCCTL0_COMP_SET_MU2_MASK)
DMIMXRT798S_cm33_core1.h13414 #define CLKCTL3_PSCCTL0_COMP_SET_MU2_MASK (0x40U) macro
13420 …t32_t)(((uint32_t)(x)) << CLKCTL3_PSCCTL0_COMP_SET_MU2_SHIFT)) & CLKCTL3_PSCCTL0_COMP_SET_MU2_MASK)
DMIMXRT798S_hifi4.h22127 #define CLKCTL3_PSCCTL0_COMP_SET_MU2_MASK (0x40U) macro
22133 …t32_t)(((uint32_t)(x)) << CLKCTL3_PSCCTL0_COMP_SET_MU2_SHIFT)) & CLKCTL3_PSCCTL0_COMP_SET_MU2_MASK)
DMIMXRT798S_cm33_core0.h22188 #define CLKCTL3_PSCCTL0_COMP_SET_MU2_MASK (0x40U) macro
22194 …t32_t)(((uint32_t)(x)) << CLKCTL3_PSCCTL0_COMP_SET_MU2_SHIFT)) & CLKCTL3_PSCCTL0_COMP_SET_MU2_MASK)
DMIMXRT798S_ezhv.h22910 #define CLKCTL3_PSCCTL0_COMP_SET_MU2_MASK (0x40U) macro
22916 …t32_t)(((uint32_t)(x)) << CLKCTL3_PSCCTL0_COMP_SET_MU2_SHIFT)) & CLKCTL3_PSCCTL0_COMP_SET_MU2_MASK)