Home
last modified time | relevance | path

Searched refs:CLKCTL3_PSCCTL0_COMP_SARADC0_MASK (Results 1 – 13 of 13) sorted by relevance

/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT735S/
DMIMXRT735S_hifi1.h13270 #define CLKCTL3_PSCCTL0_COMP_SARADC0_MASK (0x400U) macro
13276 …t32_t)(((uint32_t)(x)) << CLKCTL3_PSCCTL0_COMP_SARADC0_SHIFT)) & CLKCTL3_PSCCTL0_COMP_SARADC0_MASK)
DMIMXRT735S_cm33_core1.h13306 #define CLKCTL3_PSCCTL0_COMP_SARADC0_MASK (0x400U) macro
13312 …t32_t)(((uint32_t)(x)) << CLKCTL3_PSCCTL0_COMP_SARADC0_SHIFT)) & CLKCTL3_PSCCTL0_COMP_SARADC0_MASK)
DMIMXRT735S_ezhv.h22802 #define CLKCTL3_PSCCTL0_COMP_SARADC0_MASK (0x400U) macro
22808 …t32_t)(((uint32_t)(x)) << CLKCTL3_PSCCTL0_COMP_SARADC0_SHIFT)) & CLKCTL3_PSCCTL0_COMP_SARADC0_MASK)
DMIMXRT735S_cm33_core0.h22080 #define CLKCTL3_PSCCTL0_COMP_SARADC0_MASK (0x400U) macro
22086 …t32_t)(((uint32_t)(x)) << CLKCTL3_PSCCTL0_COMP_SARADC0_SHIFT)) & CLKCTL3_PSCCTL0_COMP_SARADC0_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT758S/
DMIMXRT758S_cm33_core1.h13306 #define CLKCTL3_PSCCTL0_COMP_SARADC0_MASK (0x400U) macro
13312 …t32_t)(((uint32_t)(x)) << CLKCTL3_PSCCTL0_COMP_SARADC0_SHIFT)) & CLKCTL3_PSCCTL0_COMP_SARADC0_MASK)
DMIMXRT758S_hifi1.h13270 #define CLKCTL3_PSCCTL0_COMP_SARADC0_MASK (0x400U) macro
13276 …t32_t)(((uint32_t)(x)) << CLKCTL3_PSCCTL0_COMP_SARADC0_SHIFT)) & CLKCTL3_PSCCTL0_COMP_SARADC0_MASK)
DMIMXRT758S_cm33_core0.h22080 #define CLKCTL3_PSCCTL0_COMP_SARADC0_MASK (0x400U) macro
22086 …t32_t)(((uint32_t)(x)) << CLKCTL3_PSCCTL0_COMP_SARADC0_SHIFT)) & CLKCTL3_PSCCTL0_COMP_SARADC0_MASK)
DMIMXRT758S_ezhv.h22802 #define CLKCTL3_PSCCTL0_COMP_SARADC0_MASK (0x400U) macro
22808 …t32_t)(((uint32_t)(x)) << CLKCTL3_PSCCTL0_COMP_SARADC0_SHIFT)) & CLKCTL3_PSCCTL0_COMP_SARADC0_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT798S/
DMIMXRT798S_hifi1.h13270 #define CLKCTL3_PSCCTL0_COMP_SARADC0_MASK (0x400U) macro
13276 …t32_t)(((uint32_t)(x)) << CLKCTL3_PSCCTL0_COMP_SARADC0_SHIFT)) & CLKCTL3_PSCCTL0_COMP_SARADC0_MASK)
DMIMXRT798S_cm33_core1.h13306 #define CLKCTL3_PSCCTL0_COMP_SARADC0_MASK (0x400U) macro
13312 …t32_t)(((uint32_t)(x)) << CLKCTL3_PSCCTL0_COMP_SARADC0_SHIFT)) & CLKCTL3_PSCCTL0_COMP_SARADC0_MASK)
DMIMXRT798S_hifi4.h22019 #define CLKCTL3_PSCCTL0_COMP_SARADC0_MASK (0x400U) macro
22025 …t32_t)(((uint32_t)(x)) << CLKCTL3_PSCCTL0_COMP_SARADC0_SHIFT)) & CLKCTL3_PSCCTL0_COMP_SARADC0_MASK)
DMIMXRT798S_cm33_core0.h22080 #define CLKCTL3_PSCCTL0_COMP_SARADC0_MASK (0x400U) macro
22086 …t32_t)(((uint32_t)(x)) << CLKCTL3_PSCCTL0_COMP_SARADC0_SHIFT)) & CLKCTL3_PSCCTL0_COMP_SARADC0_MASK)
DMIMXRT798S_ezhv.h22802 #define CLKCTL3_PSCCTL0_COMP_SARADC0_MASK (0x400U) macro
22808 …t32_t)(((uint32_t)(x)) << CLKCTL3_PSCCTL0_COMP_SARADC0_SHIFT)) & CLKCTL3_PSCCTL0_COMP_SARADC0_MASK)