Home
last modified time | relevance | path

Searched refs:CLKCTL3_PSCCTL0_COMP_CLR_IOPCTL1_MASK (Results 1 – 13 of 13) sorted by relevance

/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT735S/
DMIMXRT735S_hifi1.h13598 #define CLKCTL3_PSCCTL0_COMP_CLR_IOPCTL1_MASK (0x400000U) macro
13604 …(uint32_t)(x)) << CLKCTL3_PSCCTL0_COMP_CLR_IOPCTL1_SHIFT)) & CLKCTL3_PSCCTL0_COMP_CLR_IOPCTL1_MASK)
DMIMXRT735S_cm33_core1.h13634 #define CLKCTL3_PSCCTL0_COMP_CLR_IOPCTL1_MASK (0x400000U) macro
13640 …(uint32_t)(x)) << CLKCTL3_PSCCTL0_COMP_CLR_IOPCTL1_SHIFT)) & CLKCTL3_PSCCTL0_COMP_CLR_IOPCTL1_MASK)
DMIMXRT735S_ezhv.h23130 #define CLKCTL3_PSCCTL0_COMP_CLR_IOPCTL1_MASK (0x400000U) macro
23136 …(uint32_t)(x)) << CLKCTL3_PSCCTL0_COMP_CLR_IOPCTL1_SHIFT)) & CLKCTL3_PSCCTL0_COMP_CLR_IOPCTL1_MASK)
DMIMXRT735S_cm33_core0.h22408 #define CLKCTL3_PSCCTL0_COMP_CLR_IOPCTL1_MASK (0x400000U) macro
22414 …(uint32_t)(x)) << CLKCTL3_PSCCTL0_COMP_CLR_IOPCTL1_SHIFT)) & CLKCTL3_PSCCTL0_COMP_CLR_IOPCTL1_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT758S/
DMIMXRT758S_cm33_core1.h13634 #define CLKCTL3_PSCCTL0_COMP_CLR_IOPCTL1_MASK (0x400000U) macro
13640 …(uint32_t)(x)) << CLKCTL3_PSCCTL0_COMP_CLR_IOPCTL1_SHIFT)) & CLKCTL3_PSCCTL0_COMP_CLR_IOPCTL1_MASK)
DMIMXRT758S_hifi1.h13598 #define CLKCTL3_PSCCTL0_COMP_CLR_IOPCTL1_MASK (0x400000U) macro
13604 …(uint32_t)(x)) << CLKCTL3_PSCCTL0_COMP_CLR_IOPCTL1_SHIFT)) & CLKCTL3_PSCCTL0_COMP_CLR_IOPCTL1_MASK)
DMIMXRT758S_cm33_core0.h22408 #define CLKCTL3_PSCCTL0_COMP_CLR_IOPCTL1_MASK (0x400000U) macro
22414 …(uint32_t)(x)) << CLKCTL3_PSCCTL0_COMP_CLR_IOPCTL1_SHIFT)) & CLKCTL3_PSCCTL0_COMP_CLR_IOPCTL1_MASK)
DMIMXRT758S_ezhv.h23130 #define CLKCTL3_PSCCTL0_COMP_CLR_IOPCTL1_MASK (0x400000U) macro
23136 …(uint32_t)(x)) << CLKCTL3_PSCCTL0_COMP_CLR_IOPCTL1_SHIFT)) & CLKCTL3_PSCCTL0_COMP_CLR_IOPCTL1_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT798S/
DMIMXRT798S_hifi1.h13598 #define CLKCTL3_PSCCTL0_COMP_CLR_IOPCTL1_MASK (0x400000U) macro
13604 …(uint32_t)(x)) << CLKCTL3_PSCCTL0_COMP_CLR_IOPCTL1_SHIFT)) & CLKCTL3_PSCCTL0_COMP_CLR_IOPCTL1_MASK)
DMIMXRT798S_cm33_core1.h13634 #define CLKCTL3_PSCCTL0_COMP_CLR_IOPCTL1_MASK (0x400000U) macro
13640 …(uint32_t)(x)) << CLKCTL3_PSCCTL0_COMP_CLR_IOPCTL1_SHIFT)) & CLKCTL3_PSCCTL0_COMP_CLR_IOPCTL1_MASK)
DMIMXRT798S_hifi4.h22347 #define CLKCTL3_PSCCTL0_COMP_CLR_IOPCTL1_MASK (0x400000U) macro
22353 …(uint32_t)(x)) << CLKCTL3_PSCCTL0_COMP_CLR_IOPCTL1_SHIFT)) & CLKCTL3_PSCCTL0_COMP_CLR_IOPCTL1_MASK)
DMIMXRT798S_cm33_core0.h22408 #define CLKCTL3_PSCCTL0_COMP_CLR_IOPCTL1_MASK (0x400000U) macro
22414 …(uint32_t)(x)) << CLKCTL3_PSCCTL0_COMP_CLR_IOPCTL1_SHIFT)) & CLKCTL3_PSCCTL0_COMP_CLR_IOPCTL1_MASK)
DMIMXRT798S_ezhv.h23130 #define CLKCTL3_PSCCTL0_COMP_CLR_IOPCTL1_MASK (0x400000U) macro
23136 …(uint32_t)(x)) << CLKCTL3_PSCCTL0_COMP_CLR_IOPCTL1_SHIFT)) & CLKCTL3_PSCCTL0_COMP_CLR_IOPCTL1_MASK)