Home
last modified time | relevance | path

Searched refs:CLKCTL3_PSCCTL0_COMP_CLR_ACMP0_MASK (Results 1 – 13 of 13) sorted by relevance

/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT735S/
DMIMXRT735S_hifi1.h13558 #define CLKCTL3_PSCCTL0_COMP_CLR_ACMP0_MASK (0x800U) macro
13564 …t)(((uint32_t)(x)) << CLKCTL3_PSCCTL0_COMP_CLR_ACMP0_SHIFT)) & CLKCTL3_PSCCTL0_COMP_CLR_ACMP0_MASK)
DMIMXRT735S_cm33_core1.h13594 #define CLKCTL3_PSCCTL0_COMP_CLR_ACMP0_MASK (0x800U) macro
13600 …t)(((uint32_t)(x)) << CLKCTL3_PSCCTL0_COMP_CLR_ACMP0_SHIFT)) & CLKCTL3_PSCCTL0_COMP_CLR_ACMP0_MASK)
DMIMXRT735S_ezhv.h23090 #define CLKCTL3_PSCCTL0_COMP_CLR_ACMP0_MASK (0x800U) macro
23096 …t)(((uint32_t)(x)) << CLKCTL3_PSCCTL0_COMP_CLR_ACMP0_SHIFT)) & CLKCTL3_PSCCTL0_COMP_CLR_ACMP0_MASK)
DMIMXRT735S_cm33_core0.h22368 #define CLKCTL3_PSCCTL0_COMP_CLR_ACMP0_MASK (0x800U) macro
22374 …t)(((uint32_t)(x)) << CLKCTL3_PSCCTL0_COMP_CLR_ACMP0_SHIFT)) & CLKCTL3_PSCCTL0_COMP_CLR_ACMP0_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT758S/
DMIMXRT758S_cm33_core1.h13594 #define CLKCTL3_PSCCTL0_COMP_CLR_ACMP0_MASK (0x800U) macro
13600 …t)(((uint32_t)(x)) << CLKCTL3_PSCCTL0_COMP_CLR_ACMP0_SHIFT)) & CLKCTL3_PSCCTL0_COMP_CLR_ACMP0_MASK)
DMIMXRT758S_hifi1.h13558 #define CLKCTL3_PSCCTL0_COMP_CLR_ACMP0_MASK (0x800U) macro
13564 …t)(((uint32_t)(x)) << CLKCTL3_PSCCTL0_COMP_CLR_ACMP0_SHIFT)) & CLKCTL3_PSCCTL0_COMP_CLR_ACMP0_MASK)
DMIMXRT758S_cm33_core0.h22368 #define CLKCTL3_PSCCTL0_COMP_CLR_ACMP0_MASK (0x800U) macro
22374 …t)(((uint32_t)(x)) << CLKCTL3_PSCCTL0_COMP_CLR_ACMP0_SHIFT)) & CLKCTL3_PSCCTL0_COMP_CLR_ACMP0_MASK)
DMIMXRT758S_ezhv.h23090 #define CLKCTL3_PSCCTL0_COMP_CLR_ACMP0_MASK (0x800U) macro
23096 …t)(((uint32_t)(x)) << CLKCTL3_PSCCTL0_COMP_CLR_ACMP0_SHIFT)) & CLKCTL3_PSCCTL0_COMP_CLR_ACMP0_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT798S/
DMIMXRT798S_hifi1.h13558 #define CLKCTL3_PSCCTL0_COMP_CLR_ACMP0_MASK (0x800U) macro
13564 …t)(((uint32_t)(x)) << CLKCTL3_PSCCTL0_COMP_CLR_ACMP0_SHIFT)) & CLKCTL3_PSCCTL0_COMP_CLR_ACMP0_MASK)
DMIMXRT798S_cm33_core1.h13594 #define CLKCTL3_PSCCTL0_COMP_CLR_ACMP0_MASK (0x800U) macro
13600 …t)(((uint32_t)(x)) << CLKCTL3_PSCCTL0_COMP_CLR_ACMP0_SHIFT)) & CLKCTL3_PSCCTL0_COMP_CLR_ACMP0_MASK)
DMIMXRT798S_hifi4.h22307 #define CLKCTL3_PSCCTL0_COMP_CLR_ACMP0_MASK (0x800U) macro
22313 …t)(((uint32_t)(x)) << CLKCTL3_PSCCTL0_COMP_CLR_ACMP0_SHIFT)) & CLKCTL3_PSCCTL0_COMP_CLR_ACMP0_MASK)
DMIMXRT798S_cm33_core0.h22368 #define CLKCTL3_PSCCTL0_COMP_CLR_ACMP0_MASK (0x800U) macro
22374 …t)(((uint32_t)(x)) << CLKCTL3_PSCCTL0_COMP_CLR_ACMP0_SHIFT)) & CLKCTL3_PSCCTL0_COMP_CLR_ACMP0_MASK)
DMIMXRT798S_ezhv.h23090 #define CLKCTL3_PSCCTL0_COMP_CLR_ACMP0_MASK (0x800U) macro
23096 …t)(((uint32_t)(x)) << CLKCTL3_PSCCTL0_COMP_CLR_ACMP0_SHIFT)) & CLKCTL3_PSCCTL0_COMP_CLR_ACMP0_MASK)