Home
last modified time | relevance | path

Searched refs:CLKCTL3_PSCCTL0_COMP_ACMP0_MASK (Results 1 – 13 of 13) sorted by relevance

/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT735S/
DMIMXRT735S_hifi1.h13278 #define CLKCTL3_PSCCTL0_COMP_ACMP0_MASK (0x800U) macro
13284 …(uint32_t)(((uint32_t)(x)) << CLKCTL3_PSCCTL0_COMP_ACMP0_SHIFT)) & CLKCTL3_PSCCTL0_COMP_ACMP0_MASK)
DMIMXRT735S_cm33_core1.h13314 #define CLKCTL3_PSCCTL0_COMP_ACMP0_MASK (0x800U) macro
13320 …(uint32_t)(((uint32_t)(x)) << CLKCTL3_PSCCTL0_COMP_ACMP0_SHIFT)) & CLKCTL3_PSCCTL0_COMP_ACMP0_MASK)
DMIMXRT735S_ezhv.h22810 #define CLKCTL3_PSCCTL0_COMP_ACMP0_MASK (0x800U) macro
22816 …(uint32_t)(((uint32_t)(x)) << CLKCTL3_PSCCTL0_COMP_ACMP0_SHIFT)) & CLKCTL3_PSCCTL0_COMP_ACMP0_MASK)
DMIMXRT735S_cm33_core0.h22088 #define CLKCTL3_PSCCTL0_COMP_ACMP0_MASK (0x800U) macro
22094 …(uint32_t)(((uint32_t)(x)) << CLKCTL3_PSCCTL0_COMP_ACMP0_SHIFT)) & CLKCTL3_PSCCTL0_COMP_ACMP0_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT758S/
DMIMXRT758S_cm33_core1.h13314 #define CLKCTL3_PSCCTL0_COMP_ACMP0_MASK (0x800U) macro
13320 …(uint32_t)(((uint32_t)(x)) << CLKCTL3_PSCCTL0_COMP_ACMP0_SHIFT)) & CLKCTL3_PSCCTL0_COMP_ACMP0_MASK)
DMIMXRT758S_hifi1.h13278 #define CLKCTL3_PSCCTL0_COMP_ACMP0_MASK (0x800U) macro
13284 …(uint32_t)(((uint32_t)(x)) << CLKCTL3_PSCCTL0_COMP_ACMP0_SHIFT)) & CLKCTL3_PSCCTL0_COMP_ACMP0_MASK)
DMIMXRT758S_cm33_core0.h22088 #define CLKCTL3_PSCCTL0_COMP_ACMP0_MASK (0x800U) macro
22094 …(uint32_t)(((uint32_t)(x)) << CLKCTL3_PSCCTL0_COMP_ACMP0_SHIFT)) & CLKCTL3_PSCCTL0_COMP_ACMP0_MASK)
DMIMXRT758S_ezhv.h22810 #define CLKCTL3_PSCCTL0_COMP_ACMP0_MASK (0x800U) macro
22816 …(uint32_t)(((uint32_t)(x)) << CLKCTL3_PSCCTL0_COMP_ACMP0_SHIFT)) & CLKCTL3_PSCCTL0_COMP_ACMP0_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT798S/
DMIMXRT798S_hifi1.h13278 #define CLKCTL3_PSCCTL0_COMP_ACMP0_MASK (0x800U) macro
13284 …(uint32_t)(((uint32_t)(x)) << CLKCTL3_PSCCTL0_COMP_ACMP0_SHIFT)) & CLKCTL3_PSCCTL0_COMP_ACMP0_MASK)
DMIMXRT798S_cm33_core1.h13314 #define CLKCTL3_PSCCTL0_COMP_ACMP0_MASK (0x800U) macro
13320 …(uint32_t)(((uint32_t)(x)) << CLKCTL3_PSCCTL0_COMP_ACMP0_SHIFT)) & CLKCTL3_PSCCTL0_COMP_ACMP0_MASK)
DMIMXRT798S_hifi4.h22027 #define CLKCTL3_PSCCTL0_COMP_ACMP0_MASK (0x800U) macro
22033 …(uint32_t)(((uint32_t)(x)) << CLKCTL3_PSCCTL0_COMP_ACMP0_SHIFT)) & CLKCTL3_PSCCTL0_COMP_ACMP0_MASK)
DMIMXRT798S_cm33_core0.h22088 #define CLKCTL3_PSCCTL0_COMP_ACMP0_MASK (0x800U) macro
22094 …(uint32_t)(((uint32_t)(x)) << CLKCTL3_PSCCTL0_COMP_ACMP0_SHIFT)) & CLKCTL3_PSCCTL0_COMP_ACMP0_MASK)
DMIMXRT798S_ezhv.h22810 #define CLKCTL3_PSCCTL0_COMP_ACMP0_MASK (0x800U) macro
22816 …(uint32_t)(((uint32_t)(x)) << CLKCTL3_PSCCTL0_COMP_ACMP0_SHIFT)) & CLKCTL3_PSCCTL0_COMP_ACMP0_MASK)