Home
last modified time | relevance | path

Searched refs:CLKCTL1_PSCCTL1_CLR_HSGPIO7_CLK_MASK (Results 1 – 4 of 4) sorted by relevance

/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT595S/
DMIMXRT595S_dsp.h5164 #define CLKCTL1_PSCCTL1_CLR_HSGPIO7_CLK_MASK (0x80U) macro
5170 …(((uint32_t)(x)) << CLKCTL1_PSCCTL1_CLR_HSGPIO7_CLK_SHIFT)) & CLKCTL1_PSCCTL1_CLR_HSGPIO7_CLK_MASK)
DMIMXRT595S_cm33.h11421 #define CLKCTL1_PSCCTL1_CLR_HSGPIO7_CLK_MASK (0x80U) macro
11427 …(((uint32_t)(x)) << CLKCTL1_PSCCTL1_CLR_HSGPIO7_CLK_SHIFT)) & CLKCTL1_PSCCTL1_CLR_HSGPIO7_CLK_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT533S/
DMIMXRT533S.h11417 #define CLKCTL1_PSCCTL1_CLR_HSGPIO7_CLK_MASK (0x80U) macro
11423 …(((uint32_t)(x)) << CLKCTL1_PSCCTL1_CLR_HSGPIO7_CLK_SHIFT)) & CLKCTL1_PSCCTL1_CLR_HSGPIO7_CLK_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT555S/
DMIMXRT555S.h11420 #define CLKCTL1_PSCCTL1_CLR_HSGPIO7_CLK_MASK (0x80U) macro
11426 …(((uint32_t)(x)) << CLKCTL1_PSCCTL1_CLR_HSGPIO7_CLK_SHIFT)) & CLKCTL1_PSCCTL1_CLR_HSGPIO7_CLK_MASK)