Home
last modified time | relevance | path

Searched refs:CLKCTL1_PSCCTL1_CLR_CTIMER5_MASK (Results 1 – 9 of 9) sorted by relevance

/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT735S/
DMIMXRT735S_hifi1.h11330 #define CLKCTL1_PSCCTL1_CLR_CTIMER5_MASK (0x20000U) macro
11336 …int32_t)(((uint32_t)(x)) << CLKCTL1_PSCCTL1_CLR_CTIMER5_SHIFT)) & CLKCTL1_PSCCTL1_CLR_CTIMER5_MASK)
DMIMXRT735S_cm33_core1.h11366 #define CLKCTL1_PSCCTL1_CLR_CTIMER5_MASK (0x20000U) macro
11372 …int32_t)(((uint32_t)(x)) << CLKCTL1_PSCCTL1_CLR_CTIMER5_SHIFT)) & CLKCTL1_PSCCTL1_CLR_CTIMER5_MASK)
DMIMXRT735S_ezhv.h20900 #define CLKCTL1_PSCCTL1_CLR_CTIMER5_MASK (0x20000U) macro
20906 …int32_t)(((uint32_t)(x)) << CLKCTL1_PSCCTL1_CLR_CTIMER5_SHIFT)) & CLKCTL1_PSCCTL1_CLR_CTIMER5_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT758S/
DMIMXRT758S_cm33_core1.h11366 #define CLKCTL1_PSCCTL1_CLR_CTIMER5_MASK (0x20000U) macro
11372 …int32_t)(((uint32_t)(x)) << CLKCTL1_PSCCTL1_CLR_CTIMER5_SHIFT)) & CLKCTL1_PSCCTL1_CLR_CTIMER5_MASK)
DMIMXRT758S_hifi1.h11330 #define CLKCTL1_PSCCTL1_CLR_CTIMER5_MASK (0x20000U) macro
11336 …int32_t)(((uint32_t)(x)) << CLKCTL1_PSCCTL1_CLR_CTIMER5_SHIFT)) & CLKCTL1_PSCCTL1_CLR_CTIMER5_MASK)
DMIMXRT758S_ezhv.h20900 #define CLKCTL1_PSCCTL1_CLR_CTIMER5_MASK (0x20000U) macro
20906 …int32_t)(((uint32_t)(x)) << CLKCTL1_PSCCTL1_CLR_CTIMER5_SHIFT)) & CLKCTL1_PSCCTL1_CLR_CTIMER5_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT798S/
DMIMXRT798S_hifi1.h11330 #define CLKCTL1_PSCCTL1_CLR_CTIMER5_MASK (0x20000U) macro
11336 …int32_t)(((uint32_t)(x)) << CLKCTL1_PSCCTL1_CLR_CTIMER5_SHIFT)) & CLKCTL1_PSCCTL1_CLR_CTIMER5_MASK)
DMIMXRT798S_cm33_core1.h11366 #define CLKCTL1_PSCCTL1_CLR_CTIMER5_MASK (0x20000U) macro
11372 …int32_t)(((uint32_t)(x)) << CLKCTL1_PSCCTL1_CLR_CTIMER5_SHIFT)) & CLKCTL1_PSCCTL1_CLR_CTIMER5_MASK)
DMIMXRT798S_ezhv.h20900 #define CLKCTL1_PSCCTL1_CLR_CTIMER5_MASK (0x20000U) macro
20906 …int32_t)(((uint32_t)(x)) << CLKCTL1_PSCCTL1_CLR_CTIMER5_SHIFT)) & CLKCTL1_PSCCTL1_CLR_CTIMER5_MASK)