Home
last modified time | relevance | path

Searched refs:CLKCTL1_PSCCTL0_CLR_DMIC0_MASK (Results 1 – 6 of 6) sorted by relevance

/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT595S/
DMIMXRT595S_dsp.h5072 #define CLKCTL1_PSCCTL0_CLR_DMIC0_MASK (0x1000000U) macro
5078 …(((uint32_t)(((uint32_t)(x)) << CLKCTL1_PSCCTL0_CLR_DMIC0_SHIFT)) & CLKCTL1_PSCCTL0_CLR_DMIC0_MASK)
DMIMXRT595S_cm33.h11329 #define CLKCTL1_PSCCTL0_CLR_DMIC0_MASK (0x1000000U) macro
11335 …(((uint32_t)(((uint32_t)(x)) << CLKCTL1_PSCCTL0_CLR_DMIC0_SHIFT)) & CLKCTL1_PSCCTL0_CLR_DMIC0_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT533S/
DMIMXRT533S.h11325 #define CLKCTL1_PSCCTL0_CLR_DMIC0_MASK (0x1000000U) macro
11331 …(((uint32_t)(((uint32_t)(x)) << CLKCTL1_PSCCTL0_CLR_DMIC0_SHIFT)) & CLKCTL1_PSCCTL0_CLR_DMIC0_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT555S/
DMIMXRT555S.h11328 #define CLKCTL1_PSCCTL0_CLR_DMIC0_MASK (0x1000000U) macro
11334 …(((uint32_t)(((uint32_t)(x)) << CLKCTL1_PSCCTL0_CLR_DMIC0_SHIFT)) & CLKCTL1_PSCCTL0_CLR_DMIC0_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/RW610/
DRW610.h21865 #define CLKCTL1_PSCCTL0_CLR_DMIC0_MASK (0x1000000U) macro
21871 …(((uint32_t)(((uint32_t)(x)) << CLKCTL1_PSCCTL0_CLR_DMIC0_SHIFT)) & CLKCTL1_PSCCTL0_CLR_DMIC0_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/RW612/
DRW612.h21865 #define CLKCTL1_PSCCTL0_CLR_DMIC0_MASK (0x1000000U) macro
21871 …(((uint32_t)(((uint32_t)(x)) << CLKCTL1_PSCCTL0_CLR_DMIC0_SHIFT)) & CLKCTL1_PSCCTL0_CLR_DMIC0_MASK)