Home
last modified time | relevance | path

Searched refs:CLKCTL0_PSCCTL3_CLR_PRINCE0_MASK (Results 1 – 7 of 7) sorted by relevance

/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT798S/
DMIMXRT798S_hifi4.h19439 #define CLKCTL0_PSCCTL3_CLR_PRINCE0_MASK (0x8000U) macro
19445 …int32_t)(((uint32_t)(x)) << CLKCTL0_PSCCTL3_CLR_PRINCE0_SHIFT)) & CLKCTL0_PSCCTL3_CLR_PRINCE0_MASK)
DMIMXRT798S_cm33_core0.h19500 #define CLKCTL0_PSCCTL3_CLR_PRINCE0_MASK (0x8000U) macro
19506 …int32_t)(((uint32_t)(x)) << CLKCTL0_PSCCTL3_CLR_PRINCE0_SHIFT)) & CLKCTL0_PSCCTL3_CLR_PRINCE0_MASK)
DMIMXRT798S_ezhv.h18945 #define CLKCTL0_PSCCTL3_CLR_PRINCE0_MASK (0x8000U) macro
18951 …int32_t)(((uint32_t)(x)) << CLKCTL0_PSCCTL3_CLR_PRINCE0_SHIFT)) & CLKCTL0_PSCCTL3_CLR_PRINCE0_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT735S/
DMIMXRT735S_ezhv.h18945 #define CLKCTL0_PSCCTL3_CLR_PRINCE0_MASK (0x8000U) macro
18951 …int32_t)(((uint32_t)(x)) << CLKCTL0_PSCCTL3_CLR_PRINCE0_SHIFT)) & CLKCTL0_PSCCTL3_CLR_PRINCE0_MASK)
DMIMXRT735S_cm33_core0.h19500 #define CLKCTL0_PSCCTL3_CLR_PRINCE0_MASK (0x8000U) macro
19506 …int32_t)(((uint32_t)(x)) << CLKCTL0_PSCCTL3_CLR_PRINCE0_SHIFT)) & CLKCTL0_PSCCTL3_CLR_PRINCE0_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT758S/
DMIMXRT758S_cm33_core0.h19500 #define CLKCTL0_PSCCTL3_CLR_PRINCE0_MASK (0x8000U) macro
19506 …int32_t)(((uint32_t)(x)) << CLKCTL0_PSCCTL3_CLR_PRINCE0_SHIFT)) & CLKCTL0_PSCCTL3_CLR_PRINCE0_MASK)
DMIMXRT758S_ezhv.h18945 #define CLKCTL0_PSCCTL3_CLR_PRINCE0_MASK (0x8000U) macro
18951 …int32_t)(((uint32_t)(x)) << CLKCTL0_PSCCTL3_CLR_PRINCE0_SHIFT)) & CLKCTL0_PSCCTL3_CLR_PRINCE0_MASK)