Home
last modified time | relevance | path

Searched refs:CLKCTL0_PSCCTL2_CLR_CTIMER1_MASK (Results 1 – 7 of 7) sorted by relevance

/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT798S/
DMIMXRT798S_hifi4.h19331 #define CLKCTL0_PSCCTL2_CLR_CTIMER1_MASK (0x400000U) macro
19337 …int32_t)(((uint32_t)(x)) << CLKCTL0_PSCCTL2_CLR_CTIMER1_SHIFT)) & CLKCTL0_PSCCTL2_CLR_CTIMER1_MASK)
DMIMXRT798S_cm33_core0.h19392 #define CLKCTL0_PSCCTL2_CLR_CTIMER1_MASK (0x400000U) macro
19398 …int32_t)(((uint32_t)(x)) << CLKCTL0_PSCCTL2_CLR_CTIMER1_SHIFT)) & CLKCTL0_PSCCTL2_CLR_CTIMER1_MASK)
DMIMXRT798S_ezhv.h18837 #define CLKCTL0_PSCCTL2_CLR_CTIMER1_MASK (0x400000U) macro
18843 …int32_t)(((uint32_t)(x)) << CLKCTL0_PSCCTL2_CLR_CTIMER1_SHIFT)) & CLKCTL0_PSCCTL2_CLR_CTIMER1_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT735S/
DMIMXRT735S_ezhv.h18837 #define CLKCTL0_PSCCTL2_CLR_CTIMER1_MASK (0x400000U) macro
18843 …int32_t)(((uint32_t)(x)) << CLKCTL0_PSCCTL2_CLR_CTIMER1_SHIFT)) & CLKCTL0_PSCCTL2_CLR_CTIMER1_MASK)
DMIMXRT735S_cm33_core0.h19392 #define CLKCTL0_PSCCTL2_CLR_CTIMER1_MASK (0x400000U) macro
19398 …int32_t)(((uint32_t)(x)) << CLKCTL0_PSCCTL2_CLR_CTIMER1_SHIFT)) & CLKCTL0_PSCCTL2_CLR_CTIMER1_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT758S/
DMIMXRT758S_cm33_core0.h19392 #define CLKCTL0_PSCCTL2_CLR_CTIMER1_MASK (0x400000U) macro
19398 …int32_t)(((uint32_t)(x)) << CLKCTL0_PSCCTL2_CLR_CTIMER1_SHIFT)) & CLKCTL0_PSCCTL2_CLR_CTIMER1_MASK)
DMIMXRT758S_ezhv.h18837 #define CLKCTL0_PSCCTL2_CLR_CTIMER1_MASK (0x400000U) macro
18843 …int32_t)(((uint32_t)(x)) << CLKCTL0_PSCCTL2_CLR_CTIMER1_SHIFT)) & CLKCTL0_PSCCTL2_CLR_CTIMER1_MASK)