Home
last modified time | relevance | path

Searched refs:CLKCTL0_PSCCTL1_SET_SHSGPIO0_CLK_MASK (Results 1 – 7 of 7) sorted by relevance

/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT685S/
DMIMXRT685S_dsp.h1625 #define CLKCTL0_PSCCTL1_SET_SHSGPIO0_CLK_MASK (0x1000000U) macro
1631 …(uint32_t)(x)) << CLKCTL0_PSCCTL1_SET_SHSGPIO0_CLK_SHIFT)) & CLKCTL0_PSCCTL1_SET_SHSGPIO0_CLK_MASK)
DMIMXRT685S_cm33.h7336 #define CLKCTL0_PSCCTL1_SET_SHSGPIO0_CLK_MASK (0x1000000U) macro
7342 …(uint32_t)(x)) << CLKCTL0_PSCCTL1_SET_SHSGPIO0_CLK_SHIFT)) & CLKCTL0_PSCCTL1_SET_SHSGPIO0_CLK_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT633S/
DMIMXRT633S.h7336 #define CLKCTL0_PSCCTL1_SET_SHSGPIO0_CLK_MASK (0x1000000U) macro
7342 …(uint32_t)(x)) << CLKCTL0_PSCCTL1_SET_SHSGPIO0_CLK_SHIFT)) & CLKCTL0_PSCCTL1_SET_SHSGPIO0_CLK_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT595S/
DMIMXRT595S_dsp.h2462 #define CLKCTL0_PSCCTL1_SET_SHSGPIO0_CLK_MASK (0x1000000U) macro
2468 …(uint32_t)(x)) << CLKCTL0_PSCCTL1_SET_SHSGPIO0_CLK_SHIFT)) & CLKCTL0_PSCCTL1_SET_SHSGPIO0_CLK_MASK)
DMIMXRT595S_cm33.h8700 #define CLKCTL0_PSCCTL1_SET_SHSGPIO0_CLK_MASK (0x1000000U) macro
8706 …(uint32_t)(x)) << CLKCTL0_PSCCTL1_SET_SHSGPIO0_CLK_SHIFT)) & CLKCTL0_PSCCTL1_SET_SHSGPIO0_CLK_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT533S/
DMIMXRT533S.h8696 #define CLKCTL0_PSCCTL1_SET_SHSGPIO0_CLK_MASK (0x1000000U) macro
8702 …(uint32_t)(x)) << CLKCTL0_PSCCTL1_SET_SHSGPIO0_CLK_SHIFT)) & CLKCTL0_PSCCTL1_SET_SHSGPIO0_CLK_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT555S/
DMIMXRT555S.h8699 #define CLKCTL0_PSCCTL1_SET_SHSGPIO0_CLK_MASK (0x1000000U) macro
8705 …(uint32_t)(x)) << CLKCTL0_PSCCTL1_SET_SHSGPIO0_CLK_SHIFT)) & CLKCTL0_PSCCTL1_SET_SHSGPIO0_CLK_MASK)