Home
last modified time | relevance | path

Searched refs:CLKCTL0_PSCCTL1_CLR_XSPI1_MASK (Results 1 – 8 of 8) sorted by relevance

/hal_nxp-latest/mcux/mcux-sdk/boards/mimxrt700evk/project_template/
Dboard.c180 CLKCTL0->PSCCTL1_SET = CLKCTL0_PSCCTL1_CLR_XSPI1_MASK; in BOARD_DeinitXspi()
288 CLKCTL0->PSCCTL1_CLR = CLKCTL0_PSCCTL1_CLR_XSPI1_MASK; in BOARD_SetXspiClock()
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT798S/
DMIMXRT798S_hifi4.h18999 #define CLKCTL0_PSCCTL1_CLR_XSPI1_MASK (0x800U) macro
19005 …(((uint32_t)(((uint32_t)(x)) << CLKCTL0_PSCCTL1_CLR_XSPI1_SHIFT)) & CLKCTL0_PSCCTL1_CLR_XSPI1_MASK)
DMIMXRT798S_cm33_core0.h19060 #define CLKCTL0_PSCCTL1_CLR_XSPI1_MASK (0x800U) macro
19066 …(((uint32_t)(((uint32_t)(x)) << CLKCTL0_PSCCTL1_CLR_XSPI1_SHIFT)) & CLKCTL0_PSCCTL1_CLR_XSPI1_MASK)
DMIMXRT798S_ezhv.h18505 #define CLKCTL0_PSCCTL1_CLR_XSPI1_MASK (0x800U) macro
18511 …(((uint32_t)(((uint32_t)(x)) << CLKCTL0_PSCCTL1_CLR_XSPI1_SHIFT)) & CLKCTL0_PSCCTL1_CLR_XSPI1_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT735S/
DMIMXRT735S_ezhv.h18505 #define CLKCTL0_PSCCTL1_CLR_XSPI1_MASK (0x800U) macro
18511 …(((uint32_t)(((uint32_t)(x)) << CLKCTL0_PSCCTL1_CLR_XSPI1_SHIFT)) & CLKCTL0_PSCCTL1_CLR_XSPI1_MASK)
DMIMXRT735S_cm33_core0.h19060 #define CLKCTL0_PSCCTL1_CLR_XSPI1_MASK (0x800U) macro
19066 …(((uint32_t)(((uint32_t)(x)) << CLKCTL0_PSCCTL1_CLR_XSPI1_SHIFT)) & CLKCTL0_PSCCTL1_CLR_XSPI1_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT758S/
DMIMXRT758S_cm33_core0.h19060 #define CLKCTL0_PSCCTL1_CLR_XSPI1_MASK (0x800U) macro
19066 …(((uint32_t)(((uint32_t)(x)) << CLKCTL0_PSCCTL1_CLR_XSPI1_SHIFT)) & CLKCTL0_PSCCTL1_CLR_XSPI1_MASK)
DMIMXRT758S_ezhv.h18505 #define CLKCTL0_PSCCTL1_CLR_XSPI1_MASK (0x800U) macro
18511 …(((uint32_t)(((uint32_t)(x)) << CLKCTL0_PSCCTL1_CLR_XSPI1_SHIFT)) & CLKCTL0_PSCCTL1_CLR_XSPI1_MASK)