Home
last modified time | relevance | path

Searched refs:CLKCTL0_PSCCTL1_CLR_SDIO0_CLK_MASK (Results 1 – 7 of 7) sorted by relevance

/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT685S/
DMIMXRT685S_dsp.h1765 #define CLKCTL0_PSCCTL1_CLR_SDIO0_CLK_MASK (0x4U) macro
1771 …2_t)(((uint32_t)(x)) << CLKCTL0_PSCCTL1_CLR_SDIO0_CLK_SHIFT)) & CLKCTL0_PSCCTL1_CLR_SDIO0_CLK_MASK)
DMIMXRT685S_cm33.h7476 #define CLKCTL0_PSCCTL1_CLR_SDIO0_CLK_MASK (0x4U) macro
7482 …2_t)(((uint32_t)(x)) << CLKCTL0_PSCCTL1_CLR_SDIO0_CLK_SHIFT)) & CLKCTL0_PSCCTL1_CLR_SDIO0_CLK_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT633S/
DMIMXRT633S.h7476 #define CLKCTL0_PSCCTL1_CLR_SDIO0_CLK_MASK (0x4U) macro
7482 …2_t)(((uint32_t)(x)) << CLKCTL0_PSCCTL1_CLR_SDIO0_CLK_SHIFT)) & CLKCTL0_PSCCTL1_CLR_SDIO0_CLK_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT595S/
DMIMXRT595S_dsp.h2674 #define CLKCTL0_PSCCTL1_CLR_SDIO0_CLK_MASK (0x4U) macro
2680 …2_t)(((uint32_t)(x)) << CLKCTL0_PSCCTL1_CLR_SDIO0_CLK_SHIFT)) & CLKCTL0_PSCCTL1_CLR_SDIO0_CLK_MASK)
DMIMXRT595S_cm33.h8912 #define CLKCTL0_PSCCTL1_CLR_SDIO0_CLK_MASK (0x4U) macro
8918 …2_t)(((uint32_t)(x)) << CLKCTL0_PSCCTL1_CLR_SDIO0_CLK_SHIFT)) & CLKCTL0_PSCCTL1_CLR_SDIO0_CLK_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT533S/
DMIMXRT533S.h8908 #define CLKCTL0_PSCCTL1_CLR_SDIO0_CLK_MASK (0x4U) macro
8914 …2_t)(((uint32_t)(x)) << CLKCTL0_PSCCTL1_CLR_SDIO0_CLK_SHIFT)) & CLKCTL0_PSCCTL1_CLR_SDIO0_CLK_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT555S/
DMIMXRT555S.h8911 #define CLKCTL0_PSCCTL1_CLR_SDIO0_CLK_MASK (0x4U) macro
8917 …2_t)(((uint32_t)(x)) << CLKCTL0_PSCCTL1_CLR_SDIO0_CLK_SHIFT)) & CLKCTL0_PSCCTL1_CLR_SDIO0_CLK_MASK)