Home
last modified time | relevance | path

Searched refs:CLKCTL0_PSCCTL1_CLR_GPIO3_MASK (Results 1 – 7 of 7) sorted by relevance

/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT798S/
DMIMXRT798S_hifi4.h19071 #define CLKCTL0_PSCCTL1_CLR_GPIO3_MASK (0x200000U) macro
19077 …(((uint32_t)(((uint32_t)(x)) << CLKCTL0_PSCCTL1_CLR_GPIO3_SHIFT)) & CLKCTL0_PSCCTL1_CLR_GPIO3_MASK)
DMIMXRT798S_cm33_core0.h19132 #define CLKCTL0_PSCCTL1_CLR_GPIO3_MASK (0x200000U) macro
19138 …(((uint32_t)(((uint32_t)(x)) << CLKCTL0_PSCCTL1_CLR_GPIO3_SHIFT)) & CLKCTL0_PSCCTL1_CLR_GPIO3_MASK)
DMIMXRT798S_ezhv.h18577 #define CLKCTL0_PSCCTL1_CLR_GPIO3_MASK (0x200000U) macro
18583 …(((uint32_t)(((uint32_t)(x)) << CLKCTL0_PSCCTL1_CLR_GPIO3_SHIFT)) & CLKCTL0_PSCCTL1_CLR_GPIO3_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT735S/
DMIMXRT735S_ezhv.h18577 #define CLKCTL0_PSCCTL1_CLR_GPIO3_MASK (0x200000U) macro
18583 …(((uint32_t)(((uint32_t)(x)) << CLKCTL0_PSCCTL1_CLR_GPIO3_SHIFT)) & CLKCTL0_PSCCTL1_CLR_GPIO3_MASK)
DMIMXRT735S_cm33_core0.h19132 #define CLKCTL0_PSCCTL1_CLR_GPIO3_MASK (0x200000U) macro
19138 …(((uint32_t)(((uint32_t)(x)) << CLKCTL0_PSCCTL1_CLR_GPIO3_SHIFT)) & CLKCTL0_PSCCTL1_CLR_GPIO3_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT758S/
DMIMXRT758S_cm33_core0.h19132 #define CLKCTL0_PSCCTL1_CLR_GPIO3_MASK (0x200000U) macro
19138 …(((uint32_t)(((uint32_t)(x)) << CLKCTL0_PSCCTL1_CLR_GPIO3_SHIFT)) & CLKCTL0_PSCCTL1_CLR_GPIO3_MASK)
DMIMXRT758S_ezhv.h18577 #define CLKCTL0_PSCCTL1_CLR_GPIO3_MASK (0x200000U) macro
18583 …(((uint32_t)(((uint32_t)(x)) << CLKCTL0_PSCCTL1_CLR_GPIO3_SHIFT)) & CLKCTL0_PSCCTL1_CLR_GPIO3_MASK)