Home
last modified time | relevance | path

Searched refs:CLKCTL0_PSCCTL1_CLR_ACMP0_CLK_MASK (Results 1 – 7 of 7) sorted by relevance

/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT685S/
DMIMXRT685S_dsp.h1781 #define CLKCTL0_PSCCTL1_CLR_ACMP0_CLK_MASK (0x8000U) macro
1787 …2_t)(((uint32_t)(x)) << CLKCTL0_PSCCTL1_CLR_ACMP0_CLK_SHIFT)) & CLKCTL0_PSCCTL1_CLR_ACMP0_CLK_MASK)
DMIMXRT685S_cm33.h7492 #define CLKCTL0_PSCCTL1_CLR_ACMP0_CLK_MASK (0x8000U) macro
7498 …2_t)(((uint32_t)(x)) << CLKCTL0_PSCCTL1_CLR_ACMP0_CLK_SHIFT)) & CLKCTL0_PSCCTL1_CLR_ACMP0_CLK_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT633S/
DMIMXRT633S.h7492 #define CLKCTL0_PSCCTL1_CLR_ACMP0_CLK_MASK (0x8000U) macro
7498 …2_t)(((uint32_t)(x)) << CLKCTL0_PSCCTL1_CLR_ACMP0_CLK_SHIFT)) & CLKCTL0_PSCCTL1_CLR_ACMP0_CLK_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT595S/
DMIMXRT595S_dsp.h2690 #define CLKCTL0_PSCCTL1_CLR_ACMP0_CLK_MASK (0x8000U) macro
2696 …2_t)(((uint32_t)(x)) << CLKCTL0_PSCCTL1_CLR_ACMP0_CLK_SHIFT)) & CLKCTL0_PSCCTL1_CLR_ACMP0_CLK_MASK)
DMIMXRT595S_cm33.h8928 #define CLKCTL0_PSCCTL1_CLR_ACMP0_CLK_MASK (0x8000U) macro
8934 …2_t)(((uint32_t)(x)) << CLKCTL0_PSCCTL1_CLR_ACMP0_CLK_SHIFT)) & CLKCTL0_PSCCTL1_CLR_ACMP0_CLK_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT533S/
DMIMXRT533S.h8924 #define CLKCTL0_PSCCTL1_CLR_ACMP0_CLK_MASK (0x8000U) macro
8930 …2_t)(((uint32_t)(x)) << CLKCTL0_PSCCTL1_CLR_ACMP0_CLK_SHIFT)) & CLKCTL0_PSCCTL1_CLR_ACMP0_CLK_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT555S/
DMIMXRT555S.h8927 #define CLKCTL0_PSCCTL1_CLR_ACMP0_CLK_MASK (0x8000U) macro
8933 …2_t)(((uint32_t)(x)) << CLKCTL0_PSCCTL1_CLR_ACMP0_CLK_SHIFT)) & CLKCTL0_PSCCTL1_CLR_ACMP0_CLK_MASK)