Home
last modified time | relevance | path

Searched refs:CLKCTL0_PSCCTL0_CLR_USBHS_SRAM_CLK_MASK (Results 1 – 7 of 7) sorted by relevance

/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT685S/
DMIMXRT685S_dsp.h1745 #define CLKCTL0_PSCCTL0_CLR_USBHS_SRAM_CLK_MASK (0x800000U) macro
1751 …t32_t)(x)) << CLKCTL0_PSCCTL0_CLR_USBHS_SRAM_CLK_SHIFT)) & CLKCTL0_PSCCTL0_CLR_USBHS_SRAM_CLK_MASK)
DMIMXRT685S_cm33.h7456 #define CLKCTL0_PSCCTL0_CLR_USBHS_SRAM_CLK_MASK (0x800000U) macro
7462 …t32_t)(x)) << CLKCTL0_PSCCTL0_CLR_USBHS_SRAM_CLK_SHIFT)) & CLKCTL0_PSCCTL0_CLR_USBHS_SRAM_CLK_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT633S/
DMIMXRT633S.h7456 #define CLKCTL0_PSCCTL0_CLR_USBHS_SRAM_CLK_MASK (0x800000U) macro
7462 …t32_t)(x)) << CLKCTL0_PSCCTL0_CLR_USBHS_SRAM_CLK_SHIFT)) & CLKCTL0_PSCCTL0_CLR_USBHS_SRAM_CLK_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT595S/
DMIMXRT595S_dsp.h2622 #define CLKCTL0_PSCCTL0_CLR_USBHS_SRAM_CLK_MASK (0x800000U) macro
2628 …t32_t)(x)) << CLKCTL0_PSCCTL0_CLR_USBHS_SRAM_CLK_SHIFT)) & CLKCTL0_PSCCTL0_CLR_USBHS_SRAM_CLK_MASK)
DMIMXRT595S_cm33.h8860 #define CLKCTL0_PSCCTL0_CLR_USBHS_SRAM_CLK_MASK (0x800000U) macro
8866 …t32_t)(x)) << CLKCTL0_PSCCTL0_CLR_USBHS_SRAM_CLK_SHIFT)) & CLKCTL0_PSCCTL0_CLR_USBHS_SRAM_CLK_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT533S/
DMIMXRT533S.h8856 #define CLKCTL0_PSCCTL0_CLR_USBHS_SRAM_CLK_MASK (0x800000U) macro
8862 …t32_t)(x)) << CLKCTL0_PSCCTL0_CLR_USBHS_SRAM_CLK_SHIFT)) & CLKCTL0_PSCCTL0_CLR_USBHS_SRAM_CLK_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT555S/
DMIMXRT555S.h8859 #define CLKCTL0_PSCCTL0_CLR_USBHS_SRAM_CLK_MASK (0x800000U) macro
8865 …t32_t)(x)) << CLKCTL0_PSCCTL0_CLR_USBHS_SRAM_CLK_SHIFT)) & CLKCTL0_PSCCTL0_CLR_USBHS_SRAM_CLK_MASK)