Home
last modified time | relevance | path

Searched refs:CLKCTL0_PSCCTL0_CLR_USBHS_PHY_CLK_MASK (Results 1 – 7 of 7) sorted by relevance

/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT685S/
DMIMXRT685S_dsp.h1721 #define CLKCTL0_PSCCTL0_CLR_USBHS_PHY_CLK_MASK (0x100000U) macro
1727 …int32_t)(x)) << CLKCTL0_PSCCTL0_CLR_USBHS_PHY_CLK_SHIFT)) & CLKCTL0_PSCCTL0_CLR_USBHS_PHY_CLK_MASK)
DMIMXRT685S_cm33.h7432 #define CLKCTL0_PSCCTL0_CLR_USBHS_PHY_CLK_MASK (0x100000U) macro
7438 …int32_t)(x)) << CLKCTL0_PSCCTL0_CLR_USBHS_PHY_CLK_SHIFT)) & CLKCTL0_PSCCTL0_CLR_USBHS_PHY_CLK_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT633S/
DMIMXRT633S.h7432 #define CLKCTL0_PSCCTL0_CLR_USBHS_PHY_CLK_MASK (0x100000U) macro
7438 …int32_t)(x)) << CLKCTL0_PSCCTL0_CLR_USBHS_PHY_CLK_SHIFT)) & CLKCTL0_PSCCTL0_CLR_USBHS_PHY_CLK_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT595S/
DMIMXRT595S_dsp.h2598 #define CLKCTL0_PSCCTL0_CLR_USBHS_PHY_CLK_MASK (0x100000U) macro
2604 …int32_t)(x)) << CLKCTL0_PSCCTL0_CLR_USBHS_PHY_CLK_SHIFT)) & CLKCTL0_PSCCTL0_CLR_USBHS_PHY_CLK_MASK)
DMIMXRT595S_cm33.h8836 #define CLKCTL0_PSCCTL0_CLR_USBHS_PHY_CLK_MASK (0x100000U) macro
8842 …int32_t)(x)) << CLKCTL0_PSCCTL0_CLR_USBHS_PHY_CLK_SHIFT)) & CLKCTL0_PSCCTL0_CLR_USBHS_PHY_CLK_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT533S/
DMIMXRT533S.h8832 #define CLKCTL0_PSCCTL0_CLR_USBHS_PHY_CLK_MASK (0x100000U) macro
8838 …int32_t)(x)) << CLKCTL0_PSCCTL0_CLR_USBHS_PHY_CLK_SHIFT)) & CLKCTL0_PSCCTL0_CLR_USBHS_PHY_CLK_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT555S/
DMIMXRT555S.h8835 #define CLKCTL0_PSCCTL0_CLR_USBHS_PHY_CLK_MASK (0x100000U) macro
8841 …int32_t)(x)) << CLKCTL0_PSCCTL0_CLR_USBHS_PHY_CLK_SHIFT)) & CLKCTL0_PSCCTL0_CLR_USBHS_PHY_CLK_MASK)