Home
last modified time | relevance | path

Searched refs:CLKCTL0_PSCCTL0_CLR_USBHS_HOST_CLK_MASK (Results 1 – 7 of 7) sorted by relevance

/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT685S/
DMIMXRT685S_dsp.h1737 #define CLKCTL0_PSCCTL0_CLR_USBHS_HOST_CLK_MASK (0x400000U) macro
1743 …t32_t)(x)) << CLKCTL0_PSCCTL0_CLR_USBHS_HOST_CLK_SHIFT)) & CLKCTL0_PSCCTL0_CLR_USBHS_HOST_CLK_MASK)
DMIMXRT685S_cm33.h7448 #define CLKCTL0_PSCCTL0_CLR_USBHS_HOST_CLK_MASK (0x400000U) macro
7454 …t32_t)(x)) << CLKCTL0_PSCCTL0_CLR_USBHS_HOST_CLK_SHIFT)) & CLKCTL0_PSCCTL0_CLR_USBHS_HOST_CLK_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT633S/
DMIMXRT633S.h7448 #define CLKCTL0_PSCCTL0_CLR_USBHS_HOST_CLK_MASK (0x400000U) macro
7454 …t32_t)(x)) << CLKCTL0_PSCCTL0_CLR_USBHS_HOST_CLK_SHIFT)) & CLKCTL0_PSCCTL0_CLR_USBHS_HOST_CLK_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT595S/
DMIMXRT595S_dsp.h2614 #define CLKCTL0_PSCCTL0_CLR_USBHS_HOST_CLK_MASK (0x400000U) macro
2620 …t32_t)(x)) << CLKCTL0_PSCCTL0_CLR_USBHS_HOST_CLK_SHIFT)) & CLKCTL0_PSCCTL0_CLR_USBHS_HOST_CLK_MASK)
DMIMXRT595S_cm33.h8852 #define CLKCTL0_PSCCTL0_CLR_USBHS_HOST_CLK_MASK (0x400000U) macro
8858 …t32_t)(x)) << CLKCTL0_PSCCTL0_CLR_USBHS_HOST_CLK_SHIFT)) & CLKCTL0_PSCCTL0_CLR_USBHS_HOST_CLK_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT533S/
DMIMXRT533S.h8848 #define CLKCTL0_PSCCTL0_CLR_USBHS_HOST_CLK_MASK (0x400000U) macro
8854 …t32_t)(x)) << CLKCTL0_PSCCTL0_CLR_USBHS_HOST_CLK_SHIFT)) & CLKCTL0_PSCCTL0_CLR_USBHS_HOST_CLK_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT555S/
DMIMXRT555S.h8851 #define CLKCTL0_PSCCTL0_CLR_USBHS_HOST_CLK_MASK (0x400000U) macro
8857 …t32_t)(x)) << CLKCTL0_PSCCTL0_CLR_USBHS_HOST_CLK_SHIFT)) & CLKCTL0_PSCCTL0_CLR_USBHS_HOST_CLK_MASK)