Home
last modified time | relevance | path

Searched refs:CLKCTL0_PSCCTL0_CLR_SCT_CLK_MASK (Results 1 – 7 of 7) sorted by relevance

/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT685S/
DMIMXRT685S_dsp.h1753 #define CLKCTL0_PSCCTL0_CLR_SCT_CLK_MASK (0x1000000U) macro
1759 …int32_t)(((uint32_t)(x)) << CLKCTL0_PSCCTL0_CLR_SCT_CLK_SHIFT)) & CLKCTL0_PSCCTL0_CLR_SCT_CLK_MASK)
DMIMXRT685S_cm33.h7464 #define CLKCTL0_PSCCTL0_CLR_SCT_CLK_MASK (0x1000000U) macro
7470 …int32_t)(((uint32_t)(x)) << CLKCTL0_PSCCTL0_CLR_SCT_CLK_SHIFT)) & CLKCTL0_PSCCTL0_CLR_SCT_CLK_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT633S/
DMIMXRT633S.h7464 #define CLKCTL0_PSCCTL0_CLR_SCT_CLK_MASK (0x1000000U) macro
7470 …int32_t)(((uint32_t)(x)) << CLKCTL0_PSCCTL0_CLR_SCT_CLK_SHIFT)) & CLKCTL0_PSCCTL0_CLR_SCT_CLK_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT595S/
DMIMXRT595S_dsp.h2630 #define CLKCTL0_PSCCTL0_CLR_SCT_CLK_MASK (0x1000000U) macro
2636 …int32_t)(((uint32_t)(x)) << CLKCTL0_PSCCTL0_CLR_SCT_CLK_SHIFT)) & CLKCTL0_PSCCTL0_CLR_SCT_CLK_MASK)
DMIMXRT595S_cm33.h8868 #define CLKCTL0_PSCCTL0_CLR_SCT_CLK_MASK (0x1000000U) macro
8874 …int32_t)(((uint32_t)(x)) << CLKCTL0_PSCCTL0_CLR_SCT_CLK_SHIFT)) & CLKCTL0_PSCCTL0_CLR_SCT_CLK_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT533S/
DMIMXRT533S.h8864 #define CLKCTL0_PSCCTL0_CLR_SCT_CLK_MASK (0x1000000U) macro
8870 …int32_t)(((uint32_t)(x)) << CLKCTL0_PSCCTL0_CLR_SCT_CLK_SHIFT)) & CLKCTL0_PSCCTL0_CLR_SCT_CLK_MASK)
/hal_nxp-latest/mcux/mcux-sdk/devices/MIMXRT555S/
DMIMXRT555S.h8867 #define CLKCTL0_PSCCTL0_CLR_SCT_CLK_MASK (0x1000000U) macro
8873 …int32_t)(((uint32_t)(x)) << CLKCTL0_PSCCTL0_CLR_SCT_CLK_SHIFT)) & CLKCTL0_PSCCTL0_CLR_SCT_CLK_MASK)